亚洲免费av电影一区二区三区,日韩爱爱视频,51精品视频一区二区三区,91视频爱爱,日韩欧美在线播放视频,中文字幕少妇AV,亚洲电影中文字幕,久久久久亚洲av成人网址,久久综合视频网站,国产在线不卡免费播放

        ?

        基于FPGA的時鐘數(shù)據(jù)恢復(fù)電路的研究和設(shè)計

        2011-08-20 14:32:12任全會趙雨虹
        關(guān)鍵詞:接收數(shù)據(jù)比特時鐘

        任全會 趙雨虹

        (鄭州鐵路職業(yè)技術(shù)學(xué)院,河南 鄭州 450052)

        一、引言

        時鐘數(shù)據(jù)恢復(fù)電路(CDR)是高速收發(fā)器的核心模塊,在光傳輸系統(tǒng)、背板連接以及IO接口等領(lǐng)域應(yīng)用非常廣泛。CDR的作用是根據(jù)接收數(shù)據(jù)本身的特點,找到采樣數(shù)據(jù)的最佳時鐘相位,使數(shù)據(jù)恢復(fù)穩(wěn)定可靠。目前在通信系統(tǒng)中大量使用專用的CDR芯片大多采用PLL技術(shù),成本較高。同時,F(xiàn)PGA由于其功能的靈活性、相對低廉的成本和較短的設(shè)計周期,已經(jīng)大量在通信設(shè)備中作為業(yè)務(wù)核心芯片,完成上下業(yè)務(wù)、電路交換以及開銷處理等功能。本文提出一種基于FPGA的過采樣時鐘恢復(fù)方法,對全數(shù)字CDR設(shè)計加以改進,在Altera公司Cyclone II芯片上實現(xiàn)數(shù)據(jù)的恢復(fù)。

        二、過采樣法時鐘數(shù)據(jù)恢復(fù)原理

        前基于FPGA的全數(shù)字CDR多采用數(shù)字化過采樣法,其兩種具體的實現(xiàn)方式為同頻多相時鐘采樣和數(shù)據(jù)延遲鏈采樣,如圖1所示。其基本原理是采用本地N*f的高速時鐘,對信號作N倍過采樣,通過對采樣數(shù)據(jù)的分析判斷出數(shù)據(jù)跳變沿的位置,實時尋找并切換到最佳采樣時鐘,從而恢復(fù)出數(shù)據(jù)與線路時鐘。由于是一種相位前饋技術(shù),過采樣法具有較大的頻率捕捉范圍和較快的捕捉速度。

        受到FPGA工作頻率限制,對高速數(shù)據(jù)直接采用頻率為N*f的時鐘采樣困難很大,因此兩種方法都是模擬N*f采樣時鐘在一個數(shù)據(jù)時鐘周期內(nèi)獲取N個均勻采樣值。為保證時鐘恢復(fù)質(zhì)量,N通長采用6-8。

        圖1 同頻多時鐘過采樣與數(shù)據(jù)延遲鏈過采樣時鐘數(shù)據(jù)恢復(fù)原理

        三、模塊電路設(shè)計

        1.過采樣模塊

        過采樣模塊的設(shè)計目標是盡可能保證高速數(shù)據(jù)采樣的相位精確,因此要求從數(shù)據(jù)輸入管腳到8個第一級采樣觸發(fā)器具有相同的數(shù)據(jù)時延。本設(shè)計中采用了如圖2所示的電路結(jié)構(gòu)。

        與以往設(shè)計不同的是,在接收數(shù)據(jù)通過差分數(shù)據(jù)緩沖器后,在過采樣模塊中采用FPGA內(nèi)置的IDELAY模塊將接收數(shù)據(jù)及其反相信號分別延遲相當(dāng)于45°和0°相位的時間,再送給由PLL/DCM產(chǎn)生的相位分別為 0°,90°,180°

        圖2 過采樣模塊原理

        和270°的4路155.52MHz本地參考時鐘采樣,獲得8倍過采樣數(shù)據(jù)。此后,采用兩級觸發(fā)器將采樣數(shù)據(jù)同步到相位0°的本地參考時鐘域,以方便后級模塊檢測判決,同時避免了異步采樣的亞穩(wěn)態(tài)現(xiàn)象。最佳采樣相位判決模塊和數(shù)據(jù)恢復(fù)模塊也工作在此時鐘域。

        2.最佳采樣相位判決

        最佳采樣相位判決模塊的功能是通過檢測采樣數(shù)據(jù)中跳變沿的位置,判決當(dāng)前數(shù)據(jù)最佳采樣相位,原理圖如圖3所示。

        圖3 最佳采樣相位判斷原理

        邊沿檢測模塊將來自過采樣模塊的采樣數(shù)據(jù)流緩存,在采樣周期T-1到T+1采樣到的24個比特中,通過在滑動窗口中的數(shù)據(jù)匹配(如000111或11110000),尋找采樣周期T內(nèi)的發(fā)生的邊沿跳變,并根據(jù)跳變位置生成8位跳變沿圖樣。滑動窗口起到了低通濾波器的作用,能夠避免了數(shù)據(jù)毛刺對判決的干擾。窗口寬度越大,抑制毛刺的性能越好,但是對于一個8倍過采樣系統(tǒng),線路時鐘周期與采樣時鐘應(yīng)滿足,即每個接收數(shù)據(jù)周期最少有7個采樣點,因此最大窗口寬度為14。對比將相鄰采樣周期采樣數(shù)據(jù)異或來尋找數(shù)據(jù)邊沿的方法,滑動窗口設(shè)計使用較多的邏輯資源換取更高的可靠性。

        本設(shè)計中,在每個采樣周期T內(nèi),首先比較上一采樣周期的實際采樣相位PT-1和根據(jù)當(dāng)前采樣周期內(nèi)跳變沿位置推算得到的最佳采樣相位P*T,根據(jù)二者的相對關(guān)系產(chǎn)生正負調(diào)整指示。之后在PT-1的基礎(chǔ)上,根據(jù)正負調(diào)整指示向前或向后調(diào)整一個相位作為判決結(jié)果。這樣的設(shè)計能夠在保證了較好的頻率相位跟隨性能的同時,避免了最佳采樣相位的劇烈抖動。需要注意的是,當(dāng)PT-1=N-1且正調(diào)整有效時,則采樣周期T內(nèi)沒有有效采樣數(shù)據(jù);而當(dāng)PT-1=0且負調(diào)整有效時,則采樣周期T內(nèi)的第0和第N-1相位均有效。因此每個采樣周期內(nèi)有效的采樣點個數(shù)可能為0,1或2個,該模塊輸出2比特的數(shù)據(jù)和一個2比特的數(shù)據(jù)有效標識信號。

        3.數(shù)據(jù)恢復(fù)

        數(shù)據(jù)恢復(fù)模塊的功能是根據(jù)最佳采樣相位判決結(jié)果,恢復(fù)線路時鐘并提取最佳采樣數(shù)據(jù),結(jié)構(gòu)如圖4所示。

        圖4 恢復(fù)線路時鐘結(jié)構(gòu)圖

        時鐘恢復(fù)子模塊通過在多個相位的本地采樣時鐘間切換,恢復(fù)出線路時鐘。由于本設(shè)計中僅使用了4個相位的本地時鐘,因此當(dāng)最佳采樣時刻分別為0~7時,對應(yīng)的采樣時鐘相位分別為180°,180°,270°,270°,0°,0°,90°,90°,磁盤陣列數(shù)據(jù)恢復(fù)。該模塊功能實現(xiàn)的關(guān)鍵在于保證不同相位時鐘信號經(jīng)過選擇電路的路徑延遲盡量相同,從而保證各時鐘經(jīng)過該模塊后相對相位關(guān)系不改變。在本設(shè)計中,使用FPGA一個LUT6實現(xiàn)4選1選擇器,選擇器輸入到輸出的延遲小于0.1ns,完全滿足設(shè)計需要。

        數(shù)據(jù)緩沖器實現(xiàn)恢復(fù)數(shù)據(jù)的緩沖和串并轉(zhuǎn)換。來自最佳采樣相位判決模塊的位寬為2比特的數(shù)據(jù)按時間順序被送入一個移位寄存器緩沖,同時對緩沖深度計數(shù)。當(dāng)緩沖深度大于等于8時,將緩沖器內(nèi)最早的8比特數(shù)據(jù)送出,同時產(chǎn)生數(shù)據(jù)有效標志。在某些僅關(guān)心數(shù)據(jù)恢復(fù),而不需要恢復(fù)線路時鐘的系統(tǒng)中,該模塊的輸出即可作為CDR的模塊的數(shù)據(jù)恢復(fù)結(jié)果。

        異步FIFO用于已恢復(fù)數(shù)據(jù)的跨時鐘域轉(zhuǎn)換,寫側(cè)和讀側(cè)分別工作在本地參考時鐘域和恢復(fù)時鐘域,避免以恢復(fù)時鐘直接采樣接受數(shù)據(jù)帶來的附加抖動。

        三、仿真與實驗結(jié)果

        本設(shè)計使用verilog語言編程,在Altera公司CycloneII芯片上實現(xiàn)。首先使用Synopsys VCS對代碼時序仿真,當(dāng)輸入數(shù)據(jù)速率為155.52Mb/s,本地參考時鐘頻率155.50MHz時,關(guān)鍵信號波形如圖5(a)所示,而在仿真波形(b)中可以看到,該電路捕獲時間(含數(shù)據(jù)延遲)僅為56ns,約9個時鐘周期。實際上,當(dāng)提高輸入數(shù)據(jù)速率到311.04Mb/s,本地參考時鐘頻率311MHz,布線后仿真結(jié)果顯示該電路仍然能夠正確恢復(fù)數(shù)據(jù)。

        圖5 數(shù)據(jù)恢復(fù)仿真波形

        實驗采用SDH分析儀Agilent OmniBER OTN J7231B測試單板時鐘數(shù)據(jù)恢復(fù)性能。由于本設(shè)計沒有恢復(fù)線路時鐘,僅對CDR的輸入抖動容限進行了測試。圖6為調(diào)制頻率10Hz~1.3MHz范圍內(nèi),在155.52MHz光口的測得的抖動容限。

        圖6 STM-1光口實測抖動容限

        本文提出了一種利用FPGA的可編程輸入延時單元構(gòu)造一級延遲鏈,使用N/2個同頻多相時鐘實現(xiàn)N倍過采樣高速時鐘數(shù)據(jù)恢復(fù)電路設(shè)計,采用改進的邊沿檢測和最佳相位判決算法,提高了數(shù)據(jù)恢復(fù)可靠性。如果配合光接口時鐘保護切換芯片(如ACS8515),則能夠克服恢復(fù)時鐘抖動較大的不足,而同時獲得快速捕捉性能、較高的抖動容限和恢復(fù)時鐘質(zhì)量,可作為光通信設(shè)。

        [1]江黎,鐘洪聲.一種全數(shù)字時鐘數(shù)字恢復(fù)電路的設(shè)計與實現(xiàn)[J].通信技術(shù),2008(11):121-123.

        [2]尹晶,曾烈光.一種快速同步的時鐘數(shù)據(jù)恢復(fù)電路的設(shè)計實現(xiàn)[J].光通信技術(shù),2007(1):52-54.

        [3]ITU-T.The control of jitter and wander within digital networks which are based on thesynchronous digital hierarchy(SDH).

        猜你喜歡
        接收數(shù)據(jù)比特時鐘
        沖激噪聲背景下基于幅度預(yù)處理的測向新方法*
        別樣的“時鐘”
        古代的時鐘
        低復(fù)雜度多輸入多輸出雷達目標角度估計方法
        比特幣還能投資嗎
        海峽姐妹(2017年10期)2017-12-19 12:26:20
        比特幣分裂
        比特幣一年漲135%重回5530元
        銀行家(2017年1期)2017-02-15 20:27:20
        有趣的時鐘
        單片機模擬串口數(shù)據(jù)接收程序的實現(xiàn)及優(yōu)化
        時鐘會開“花”
        和黑人邻居中文字幕在线| 精品国产又大又黄又粗av| 亚洲成生人免费av毛片| 高清中文字幕一区二区| 久久香蕉国产线看观看精品yw| 婷婷五月综合激情| 亚洲 美腿 欧美 偷拍| 中国亚洲av第一精品| 妺妺窝人体色www看人体| 精品久久久久久久无码| 欧美片欧美日韩国产综合片| 亚洲一区二区三区在线看| 精品成在人线av无码免费看| 国产一区二区三区美女| 日本在线免费精品视频| 经典三级免费看片天堂| 久久视频在线| 911香蕉视频| 日本视频一区二区三区三州| 精品无码一区二区三区的天堂| 色婷婷精品午夜在线播放| 少妇被又大又粗又爽毛片 | 国产欧美日韩视频一区二区三区 | av免费播放网站在线| 久久亚洲私人国产精品va| 动漫在线无码一区| 偷窥偷拍一区二区三区| 久久99国产精品久久99| 久久99精品久久久久久| 国产精品不卡在线视频| 日本在线观看一区二区三| 精品日韩欧美一区二区在线播放 | 18禁免费无码无遮挡不卡网站| 国产女女精品视频久热视频| 少妇bbwbbw高潮| 青青草手机在线免费观看视频 | 抽插丰满内射高潮视频| 久久精品中文字幕亚洲| 一二三四五区av蜜桃| 国产精品美女一区二区三区| 亚洲AV日韩AV高潮喷潮无码|