江建雄
摘 要:集成電路在設計應用的過程中能體現(xiàn)出穩(wěn)定性以及體積小等方面特點,同時也被廣泛的應用到計算機和電視機等領域中,但是傳統(tǒng)集成電路設計方法已經(jīng)無法滿足時代發(fā)展要求,所以在此基礎上為可以打造出良好的發(fā)展空間,必須要對集成電路設計工作進行不斷的優(yōu)化處理,主要融入IP重用設計技術。所以在本文中對集成電路設計方法和IP設計技術進行研究分析,在此基礎上提出下文內(nèi)容,希望能夠給與同行業(yè)工作人員提供相應的參考價值。
關鍵詞:集成電路;設計方法;IP設計;技術;分析
1 引言
目前在CMOS的工藝發(fā)展過程中,其CMOS集成電路已經(jīng)得到十分廣泛的利用,截止到現(xiàn)如今為止,依然具有百二分之九十五的集成電路已經(jīng)融入CMOS技術,但是其基于64kb動態(tài)存儲器的全面發(fā)展,集成電路微小化設計已經(jīng)逐漸引起人們的注意,所以為了滿足集成電路時代的發(fā)展要求,必須重視目前集成電路設計過程中要從微電路以及芯片等角度進行入手分析,進而對集成電路實施整體優(yōu)化以及改善,使其可以突出小型化設計具有的優(yōu)勢。
2 當前集成電路設計方法
2.1 全定制的設計方法分析
對于集成電路而言,主要通過擴散以及氧化等一些作業(yè)方法,將半導體以及電阻和電容等元器件集中到一個比較小的硅片中,并且也應用到網(wǎng)絡通信以及計算機和電子技術領域中,然而在集成電路進行設計時,為了可以更好的營造出良好的電路設計空間,要重視其對全定制方法進行合理利用,主要在集成電路實踐設計中通過版圖編制工具,對半導體元器件圖形和尺寸以及位置等每個環(huán)節(jié)進行全面合理的掌控,最終通過版圖布局以及布線等可以達到元件器的組合。與此同時在元件器電路參數(shù)進行優(yōu)化的過程中,為了更好的滿足小型化集成電路的應用要求,要遵守最后自由格式版圖設計原則,同時采取緊湊型設計方法,對每個元器件所連接的導線進行合理布局,進而將芯片尺寸能夠控制在最理想的狀態(tài)。
2.2 半定制設計方法分析
半定制設計方法在應用時應該借助原有的單元電路,與此同時還要注重在集成電路優(yōu)化過程中,要從單元庫內(nèi)選擇出相對來說比較適當?shù)碾妷阂约半姾笁K,運用自動化方法對集成電路做好布局和布線,在一定程度上獲得掩膜版圖。比如:專用的集成電路ASIC在設計時,為了能夠對成本的投入量進行減少,就會使用半定制設計方式,另外在對半定制設計方式應用時應該合理的融入門陣列設計理念,也就是所謂的把若干個器件做好相應的排序,排列屬于門陣列形式,然后使用導線連接方式形成比較統(tǒng)一的電路單元,保證各個電源之間能夠具有一致性特點。但是在半定制集成電路設計時,可以使用標準單元設計方法,要求技術工作人員在設計集成電路時,使用版圖編輯工具操作集成電路,另外根據(jù)電路單元版圖,連接以及布局集成電路運作環(huán)境,只有這樣才能保證布通率能夠達到百分之百的集成電路設計狀態(tài)。
2.3 IP的設計方法分析
隨著時代的發(fā)展,其傳統(tǒng)集成電路設計方法已經(jīng)無法滿足計算機以及網(wǎng)絡通信等方面要求,所以在此基礎上為了促進每個領域得到更加完善的發(fā)展,要重視融合IP的設計方法,主要在集成電路設計時,將設計重復以及軟硬件協(xié)同作為其一個導向,并且開發(fā)出相應的模塊,集成到一起,將其作為集成電路工作量控制原來的十分之一,而工作效率會提高十倍左右。但是站在IP視角下,集成電路設計中要求工作人員要重視專業(yè)IP公司以及EDA廠商等路徑獲取IP核,同時根據(jù)IP核的支撐資源獲取中,對檢索系統(tǒng)進行完善,開發(fā)管理系統(tǒng),最終對多個IP核資源進行系統(tǒng)的管理,還可以通過VSIA評估形式,對IP核集成電路所運行的環(huán)境安全以及動態(tài)性進行一次質量檢測以及評估,這樣可以有效的避免集成電路存在的故障問題,同時也能夠達到最為理想的集成電路設計工作。在此之外在進行IP集成電路設計過程中,要全面重視增設HDL代碼檢測功能,使可以更好的滿足集成電路設計要求,達到最為理想的設計狀態(tài),同時也可以更好的應用到計算機以及網(wǎng)絡通信等領域中。
3 集成電路設計中IP設計技術分析
對于IP設計技術而言,主要可以分為以下幾種:一是為軟核;二是為硬核;三是為固核。此外在進行IP系統(tǒng)規(guī)劃時,要對其32位處理器進行完善,此外也要融入到微處理器,從而應用到Internet和USB接口,IP設計技術在應用的同時對測試平臺的支撐條件也提出較高的要求,所以在進行IP設計中,必須要選擇一個合適的接口,根據(jù)其獨立性IP的模塊設計方式,從而對芯片的布局線做出合理的控制,對電路整體設計過程進行相應簡化。在此之外,在對IP進行設計應用時,要突出全面性的特點,主要是從框圖和版圖信息以及工作描述等方面進行入手分析,這樣才可以促進IP文件化,最終對集成電路設計信息做出全方位的反饋。
根據(jù)現(xiàn)如今發(fā)展情況而言,IP設計所涵蓋的內(nèi)容比較多,例如ASIC模擬以及系統(tǒng)仿真等設計環(huán)節(jié),制定出IP戰(zhàn)略,所以能有效減少IP集成電路開發(fā)過程中所存在的風險問題,所以在目前集成電路進行設計開發(fā)的過程中,必須要融入IP設計技術,同時要構建AMBA總線,使其打造出良好的集成電路運行過程中的環(huán)境,對集成電路的集成度進行提高,最終達到合理的布局。
4 總結
通過對上述內(nèi)容進行分析研究后得出,集成電路已經(jīng)被廣泛的應用到計算機等產(chǎn)業(yè)中,并且促進社會的穩(wěn)定發(fā)展,因此為了能夠降低集成電路設計過程中存在的風險,并且減少經(jīng)費開支,要求相關工作人員在集成電路設計過程中重視對IP設計方法以及全定制的設計方法等利用,此外也要重視引入IP設計理念,對ASIC模擬進行完善,最終可以更好的避免電路開發(fā)過程中所存在的問題,保證達到最為理想的集成電路開發(fā)以及設計的整體狀態(tài)。
參考文獻:
[1]王鑫.集成電路設計產(chǎn)業(yè)的知識產(chǎn)權發(fā)展戰(zhàn)略研討——以集成電路IP核的開發(fā)、獲取和保護為切入點[J].中國發(fā)明與專利,2015,(08):13-16.
[2]衛(wèi)銘斐,王民,楊放,朱曉娟.集成電路設計類EDA技術教學改革的探討[J].電腦知識與技術,2012,(19):4671-4672.
[3]姜巖峰,張曉波,楊兵,閆肅.基于模擬IP核的開關電源管理集成電路設計方法探討[J].北方工業(yè)大學學報,2009,(01):42-49.
[4]葛晨陽.基于IP核開發(fā)模式的高校集成電路設計發(fā)展策略研究[J].中國集成電路,2008,(08):22-26.