余方能
[摘 要]隨著信息技術(shù)的發(fā)展,EDA技術(shù)在電子設(shè)計中的作用越來越凸顯,是電子信息技術(shù)發(fā)展極其重要的核心技術(shù),是提高電子設(shè)計高作效率和質(zhì)量的技術(shù)保障。筆者結(jié)合自身實際經(jīng)驗,以EDA為研究視角,闡述該技術(shù)在電子設(shè)計中的優(yōu)勢,以及未來發(fā)展態(tài)勢,研究EDA在電子設(shè)計中的應(yīng)用。
[關(guān)鍵詞]EDA技術(shù);電子設(shè)計;運用
中圖分類號:TS519 文獻標識碼:A 文章編號:1009-914X(2018)32-0191-01
引言
EDA技術(shù)在發(fā)達國家已經(jīng)得到較為普遍的運用,在各方面性能表現(xiàn)上都得到很好的優(yōu)化。然而國內(nèi)對這項技術(shù)的運用和發(fā)達國家之間還存在較大的差距,通過研究希望能夠推動我國這項技術(shù)在電子設(shè)計的運用。
一、EDA技術(shù)在電子設(shè)計中的優(yōu)勢分析
(一)應(yīng)用的范圍廣泛
EDA技術(shù)在編程上有很高的造詣,能夠?qū)崿F(xiàn)無障礙的編程操作,并且能夠?qū)幊檀a進行良好的保密。上述條件能夠彌補電子設(shè)計在傳統(tǒng)編程上的短板,提高編程的效率,有利于電子設(shè)計的高效運行,優(yōu)化有線編程和無線變成上的技術(shù)缺陷,實現(xiàn)編程無障礙化。
(二)提高電子設(shè)計的穩(wěn)定性
電子設(shè)計經(jīng)常會出現(xiàn)復(fù)位以及跑飛這樣的問題,帶來很大的不便。EDA技術(shù)就剛好能夠填補電子設(shè)計中這樣的問題,通過集成和壓縮的方式將電子產(chǎn)品中參數(shù)集成芯片當中,降低了電子設(shè)計當中的風(fēng)險,提高電子產(chǎn)品的穩(wěn)定性[1]。
(三)兼容性強
EDA技術(shù)能夠很好地和電子設(shè)計產(chǎn)品中的性能進行融合,并且最大化地發(fā)揮EDA本身所具備儲量大、運轉(zhuǎn)快的優(yōu)勢,這類技術(shù)的運用對于電子設(shè)計,尤其是電子通訊設(shè)備的設(shè)計具有很好的兼容性。EDA技術(shù)強大的兼容性給電子設(shè)計上的技術(shù)障礙帶來了很好的解決辦法。
(四)效率更高
這項技術(shù)可以多版塊同時進行任務(wù)操作,很好的解決以往在電子設(shè)計只能單個任務(wù)操作的局限,提高了效率,并且還能優(yōu)化電子產(chǎn)品的性能,比如儲存產(chǎn)品的讀取速度,容量的大小等都實現(xiàn)優(yōu)化。
二、EDA技術(shù)要點和流程
(一)技術(shù)要點
自頂而下的設(shè)計方式。首先,在頂層方框?qū)诱归_方針糾錯的程序,在系統(tǒng)結(jié)構(gòu)層進行驗證程序;然后通過硬件本身的語言對高級語言進行系統(tǒng)性的描述,接著選擇與之相對應(yīng)的應(yīng)門電路網(wǎng)表,按照物理實驗來進行印刷電路板的操作流程,形成繼承電路流程。自頂而下的設(shè)計任務(wù)是仿真,檢查系統(tǒng)結(jié)構(gòu)中的設(shè)計錯誤。提升設(shè)計的質(zhì)量,自己產(chǎn)品的成功率。彌補了傳統(tǒng)設(shè)計上對系統(tǒng)的調(diào)適出現(xiàn)不合適的狀況,提高調(diào)適時對系統(tǒng)內(nèi)部錯誤的發(fā)現(xiàn),彌補設(shè)計產(chǎn)品中的缺陷。
ASIC設(shè)計。傳統(tǒng)的電子設(shè)計集成電路容易出現(xiàn)耗能快、不穩(wěn)定以及體積過大的缺陷,ASCI芯片在集成電路中的運用,不僅可以實現(xiàn)半定制。也能夠進行全定制的編程,在方法方式上更加靈活方便,減少電路上的功耗,并且芯片體積小,更能方便的安裝在集成電路之中。
(二)技術(shù)流程
源程序。使用EDA工具在文本以及圖形編輯上能夠是吸納自動化編譯,生成VHDL格式源代碼文件,這對于讀取代碼提供了很大的便利,并且能夠?qū)幾g的程序進行較全面的控制,最終形成較為科學(xué)的源代碼數(shù)據(jù)輸入到仿真系統(tǒng)之中,減少了傳統(tǒng)編譯時產(chǎn)生的錯漏的狀況,提高了編譯的工作效率。
目標器件。目標器件的邏輯適配是根據(jù)仿真產(chǎn)生的源代碼數(shù)據(jù)進行映射操作,操作的方式只要分為布線操作以及器件的配置,先對目標器件中的代碼進行抽樣,下載完成后按照進入的順序進行VHDL文件的處理,接下來進行全面的技術(shù)分析,最終形成源代碼的時序結(jié)果。
邏輯綜合。通過硬件語言以及描述性語言,把高級語言轉(zhuǎn)換為低級的語言描述,這個過程即是邏輯綜合。也是根據(jù)VHDL文件輸送到仿真器中,要求測試的結(jié)果和測試功能要吻合,不能有較大的差距。
三、EDA技術(shù)在電子設(shè)計中的運用
(一)在通訊中的運用
通過借助電路中的仿真器對電路進行精細化的設(shè)計,然后通過仿真以及模擬設(shè)備來對儀器設(shè)備進行調(diào)試運用[2];其主要的方法是開發(fā)FPCA器件,建設(shè)無線的基站,通過這個無線基站形成一個信號網(wǎng),只要在這個基站范圍內(nèi),就能實現(xiàn)通訊設(shè)備的呼叫,并且這個基站的作用是將源代碼編譯成為低級語言,加入DSP的數(shù)據(jù)進行分析處理。FPCA技術(shù)的應(yīng)用,對于基站的建設(shè)有著很深遠的影響,基站的建設(shè)離不開EDA技術(shù)的廣泛運用[3]。
(二)在生物醫(yī)學(xué)工程中的運用
EDA技術(shù)通過芯片的安裝,在醫(yī)學(xué)上血壓監(jiān)測、心率等測試上都有較為具體的運用,通過芯片植入的方式,解決了以往在技術(shù)上的難題。在生物上運用,通過相關(guān)技術(shù)的設(shè)計能夠?qū)ι矬w制特征進行較為全面的預(yù)測,對于醫(yī)學(xué)的臨床上能夠更加方便快捷,對于推動醫(yī)學(xué)事業(yè)的發(fā)展提供了技術(shù)上保障,更好地將醫(yī)學(xué)理論適用于實際當中。
(三)在產(chǎn)品設(shè)計中運用
EDA技術(shù)適用于日常的生產(chǎn)生活,比如電視機、冰箱等電器的內(nèi)部電路設(shè)計,通過通訊,集成電路以及芯片的方式。通過計算模擬仿真,達到使產(chǎn)品調(diào)試更加準確,這項技術(shù)的運用[4],對于在電子產(chǎn)品的研發(fā)、生產(chǎn)以及芯片的全過程都起著很重要的作用,在某個層面上,EDA技術(shù)成為了改變信息技術(shù)的改革動力,推動電子信息及時的轉(zhuǎn)型。使得生產(chǎn)更加快捷,質(zhì)量的提升有著很顯著的改善。
四、結(jié)束語
EDA技術(shù)是時代發(fā)展的大趨勢,關(guān)系到各個行業(yè)的長遠發(fā)展,并且起著極其關(guān)鍵的作用,提高電子信息技術(shù)轉(zhuǎn)型。提高電子設(shè)計的效率,提高產(chǎn)品的性能,隨著這項技術(shù)的不斷成熟,對于電子設(shè)計的方方面面起到的作用也越來越凸顯。只有加強對EDA技術(shù)的研發(fā),推動其在電子設(shè)計的運用領(lǐng)域,切實將這項技術(shù)運用在電子產(chǎn)品之中。
參考文獻
[1] 王立新.淺析電子設(shè)計中EDA技術(shù)的應(yīng)用[J].電子測試,2015(10):145-147.
[2] 梁莉.EDA技術(shù)在現(xiàn)代電子設(shè)計中的應(yīng)用研究[J].科技創(chuàng)新與應(yīng)用,2016(35):66-67.
[3] 莊培煜.淺析EDA技術(shù)在電子設(shè)計中的應(yīng)用[J].中國科技縱橫,2014(5):80-80.
[4] 王家洲.EDA技術(shù)在電子設(shè)計中的應(yīng)用淺析[J].工程技術(shù):引文版,2016(12):00027-00027.