單崳瓊,單長(zhǎng)吉
(昭通學(xué)院,云南 昭通 657000)
?
用74160集成計(jì)數(shù)器構(gòu)成任意進(jìn)制計(jì)數(shù)器的電路設(shè)計(jì)
單崳瓊,單長(zhǎng)吉
(昭通學(xué)院,云南 昭通657000)
摘 要:74160是模為10的同步加法計(jì)數(shù)器,利用它的清零和預(yù)置數(shù)功能可以構(gòu)成模為任意數(shù)的計(jì)數(shù)器,從而解決了我們需要計(jì)數(shù)器但市場(chǎng)上又買不到這種計(jì)數(shù)器的困難。
關(guān)鍵詞:計(jì)數(shù)器;清零;置數(shù);有效狀態(tài)
市場(chǎng)上能買到的集成計(jì)數(shù)器芯片一般為4位二進(jìn)制計(jì)數(shù)器和十進(jìn)制計(jì)數(shù)器,如果需要其它進(jìn)制計(jì)數(shù)器,可用現(xiàn)有的4位二進(jìn)制計(jì)數(shù)器和十進(jìn)制計(jì)數(shù)器芯片進(jìn)行設(shè)計(jì)。74160是8421BCD碼同步加法十進(jìn)制計(jì)數(shù)器,可以用它來構(gòu)成任意進(jìn)制計(jì)數(shù)器。
174160簡(jiǎn)介
74160是8421BCD碼同步加法計(jì)數(shù)器[1-2],圖1是它的邏輯符號(hào):
由表1可知,74160具有異步清零、同步置數(shù)、計(jì)數(shù)和保持的功能。
2用74160構(gòu)成模小于10的計(jì)數(shù)器
用74160構(gòu)成模小于10的計(jì)數(shù)器的計(jì)數(shù)器時(shí)通常有兩種方法:異步清零法和同步置數(shù)法[4].文章中選取用74160構(gòu)成五進(jìn)制計(jì)數(shù)器來說明這兩種方法的應(yīng)用。
(1)異步清零法
根據(jù)以上分析,可以得到用異步清零法構(gòu)成的五進(jìn)制計(jì)數(shù)器的邏輯圖如圖3所示:
(2)同步置數(shù)法
根據(jù)以上分析,可以得到用同步置數(shù)法構(gòu)成的五進(jìn)制計(jì)數(shù)器的邏輯圖如圖5所示:
3用74160構(gòu)成模大于10而小于100的計(jì)數(shù)器
74160是模為10的計(jì)數(shù)器,要構(gòu)成模大于10的計(jì)數(shù)器,顯然不能只用一片,而是要用多片,這里用M表示模,若要構(gòu)成10 因?yàn)镹=25,而74160的模為10,所以要用兩片74160構(gòu)成該計(jì)數(shù)器,先將兩片74160構(gòu)成100進(jìn)制計(jì)數(shù)器,兩片74160構(gòu)成100進(jìn)制計(jì)數(shù)器有兩種方法:同步級(jí)聯(lián)法和異步級(jí)聯(lián)法,這里采用的是同步級(jí)聯(lián)法構(gòu)成的百進(jìn)制計(jì)數(shù)器。由于要構(gòu)成25進(jìn)制計(jì)數(shù)器,所以有效狀態(tài)數(shù)為25個(gè),可設(shè)25個(gè)有效狀態(tài)為:00000000、00000001、00000010、00000011、00000100、00000101、00000110、00000111、00001000、00001001、00010000、00010001、00010010、00010011、00010100、00010101、00010110、00010111、00011000、00011001、00100000、00100001、01000010、01000011、01000100,這里采用同步置數(shù)法,當(dāng)百進(jìn)制計(jì)數(shù)器計(jì)數(shù)到01 000 100時(shí),使計(jì)數(shù)器處于預(yù)置數(shù)狀態(tài),當(dāng)有效脈沖到來時(shí),輸出狀態(tài)為00 000 000狀態(tài)。 根據(jù)以上分析,可以得到用74160構(gòu)成的25進(jìn)制計(jì)數(shù)器邏輯圖如圖6所示: 4結(jié)論 通過以上的應(yīng)用分析,概括了用一片74160構(gòu)成的M<10及其用兩片74160構(gòu)成的10 參考文獻(xiàn): [1]余孟嘗.數(shù)字電子技術(shù)教程[M].北京:清華大學(xué)出版社,1985.299-310. [2]閻石.數(shù)字電子技術(shù)教程[M].北京:清華大學(xué)出版社,2007:167-177. [3]王正偉.數(shù)字邏輯電路設(shè)計(jì)[M].北京:清華大學(xué)出版社,2011:142-161. [4]欒云才.計(jì)數(shù)器計(jì)應(yīng)用[J].泰山學(xué)院學(xué)報(bào),2010,32(6):44-48. [5]余紅娟.數(shù)字電子技術(shù)[M].北京:高等教育出版社,2013:166-174. [6]彭琴,等.新型干涉條紋計(jì)數(shù)器的設(shè)計(jì)與應(yīng)用[J].大學(xué)物理實(shí)驗(yàn),2014(6):7-9. [7]吳勇靈,等.民族地區(qū)高師院校計(jì)數(shù)器基礎(chǔ)實(shí)驗(yàn)教學(xué)研究[J].大學(xué)物理實(shí)驗(yàn),20147(2):71-72. The Circuit Design of Arbitrary Hexadecimal with 74160 Integrated Counter SHAN Yu-qiong,SHAN Chang-ji (Zhaotong University,Yunnan Zhaotong 657000) Key words:counter;reset;number-setting;valid state Abstract:74160 is die for 10 synchronous counter addition,take advantage of its reset and the number of preset function can make mould for any number of counters.So as to solve the problem that we can't buy any kind of counter. 收稿日期:2015-11-13 文章編號(hào):1007-2934(2016)03-0015-03 中圖分類號(hào):O 453 文獻(xiàn)標(biāo)志碼:A DOI:10.14139/j.cnki.cn22-1228.2016.003.005