Altera公司發(fā)布FPGA和SoC FPGA的開放計(jì)算語(yǔ)言(OpenCL)標(biāo)準(zhǔn)開發(fā)計(jì)劃。OpenCL標(biāo)準(zhǔn)是基于C語(yǔ)言的開放標(biāo)準(zhǔn),適用于并行編程。Altera的OpenCL計(jì)劃結(jié)合了FPGA的并行能力以及OpenCL標(biāo)準(zhǔn),實(shí)現(xiàn)強(qiáng)大的系統(tǒng)加速功能。與使用Verilog或者VHDL等底層硬件描述語(yǔ)言(HDL)的傳統(tǒng)FPGA開發(fā)方法相比,這一混合系統(tǒng)(CPU+FPGA,使用OpenCL標(biāo)準(zhǔn))還具有顯著縮短產(chǎn)品面市時(shí)間的優(yōu)勢(shì)。通過其OpenCL計(jì)劃,Altera與多名用戶合作,擴(kuò)展了大學(xué)計(jì)劃,支持在學(xué)術(shù)界面向FPGA開發(fā)的OpenCL標(biāo)準(zhǔn),根據(jù)用戶反饋主動(dòng)促進(jìn)OpenCL標(biāo)準(zhǔn)的發(fā)展。用戶早期評(píng)估結(jié)果表明,與多核CPU解決方案相比,性能大大提升;與HDL開發(fā)的FPGA解決方案相比,開發(fā)時(shí)間大大縮短。