亚洲免费av电影一区二区三区,日韩爱爱视频,51精品视频一区二区三区,91视频爱爱,日韩欧美在线播放视频,中文字幕少妇AV,亚洲电影中文字幕,久久久久亚洲av成人网址,久久综合视频网站,国产在线不卡免费播放

        ?

        FPGA中浮點運(yùn)算功能的實現(xiàn)技術(shù)

        2011-10-27 03:54:12劉樹青朱興華朱昊
        中國科技信息 2011年23期
        關(guān)鍵詞:規(guī)格化浮點數(shù)加減法

        茅 飛 劉樹青 朱興華 朱昊

        1.南京康尼電子科技有限公司,江蘇 南京 210013

        2.南京工程學(xué)院先進(jìn)數(shù)控技術(shù)江蘇省高校重點建設(shè)實驗室,江蘇 南京 211167

        3.常州大學(xué)機(jī)械工程學(xué)院,江蘇 常州 213016

        FPGA中浮點運(yùn)算功能的實現(xiàn)技術(shù)

        茅 飛1劉樹青2朱興華3朱昊2

        1.南京康尼電子科技有限公司,江蘇 南京 210013

        2.南京工程學(xué)院先進(jìn)數(shù)控技術(shù)江蘇省高校重點建設(shè)實驗室,江蘇 南京 211167

        3.常州大學(xué)機(jī)械工程學(xué)院,江蘇 常州 213016

        浮點運(yùn)算在眾多領(lǐng)域廣泛應(yīng)用,通過采用純硬件電路方法實現(xiàn)并形成模塊化,可以增強(qiáng)可移植性、提高浮點運(yùn)算速度和精度、縮短研發(fā)周期和降低開發(fā)成本。詳細(xì)介紹了FPGA中浮點運(yùn)算功能的實現(xiàn)算法和實現(xiàn)技術(shù),實現(xiàn)了32位浮點數(shù)的加減乘除功能運(yùn)算單元設(shè)計,通過QuartusII自帶的仿真軟件獲得仿真波形,驗證了正確性。

        浮點運(yùn)算;現(xiàn)場可編程門陣列;模塊化

        隨著半導(dǎo)體技術(shù)的快速發(fā)展和生產(chǎn)工藝水平的不斷提高,F(xiàn)PGA芯片在性能和密度方面得到了提高,已具有性能高、密度高、電壓低、功耗低、可靠性高等特點,可滿足純硬件實現(xiàn)浮點運(yùn)算的需要。本文介紹了FPGA中浮點運(yùn)算功能的實現(xiàn)算法和實現(xiàn)技術(shù)。

        1.浮點數(shù)的描述

        E為階碼位,共8位,E∈[1,254],當(dāng)E=0或E=255時Y為非數(shù)(NAN,Not A Number)或非規(guī)格化數(shù)。32位浮點數(shù)(單精度)組成結(jié)構(gòu)如表1。

        表1 32位浮點數(shù)組成結(jié)構(gòu)

        為表述方便,設(shè)有浮點數(shù)Y1和Y2,分別為:

        其中S1,S2為符號位;F1,F(xiàn)2為尾碼位;E1,E2為階碼位。令

        2.浮點數(shù)加減法設(shè)計

        2.1 浮點數(shù)加減法算法

        如(1-3)、(1-4)兩個浮點數(shù),其加減法運(yùn)算可如下表示:

        Y1和Y2兩浮點數(shù)加減法運(yùn)算流程如圖1所示。其運(yùn)算步驟如下:

        ⑷ 求和或求差:對階完畢浮點數(shù)的尾碼需要進(jìn)行求和或求差;

        圖1 浮點數(shù)加減法流程

        2.2 加減法模塊實現(xiàn)

        根據(jù)2.1算法,可利用Verilog HDL硬件描述語言實現(xiàn)浮點數(shù)加減法運(yùn)算器。浮點數(shù)運(yùn)算器邏輯框圖如圖2所示。

        圖2 浮點運(yùn)算器邏輯框

        浮點數(shù)進(jìn)入輸入單元后,提取出符號位、階碼位、尾碼位送到相應(yīng)的運(yùn)算單元進(jìn)行處理,再經(jīng)過規(guī)格化處理單元,得到結(jié)果。浮點運(yùn)算器端口定義見表2。

        在加減法運(yùn)算單元中,符號判斷和前導(dǎo)1檢測比較重要,前者決定運(yùn)算方式和最終結(jié)果符號,后者為規(guī)格化服務(wù)。

        表2 浮點運(yùn)算器端口

        符號判斷硬件語言描述:

        其中y為兩浮點數(shù)尾碼相加或相減后的結(jié)果,e為兩浮點數(shù)階碼比較后的階碼,前導(dǎo)1檢測就是檢測尾碼運(yùn)算結(jié)果的第一位是否為1,如不是,則左移,左移1位,階碼減1;casex語句中x表示0、1均可,如23'b001xxxxxxxxxxxxxxxxxxxx表示只判斷前三位是否001,條件成立則f左移2 位賦值給F 輸出,F(xiàn) 值為23'b1xxxxxxxxxxxxxxxxxxxx00,同時階碼減2(8'b00000010)。

        3.浮點數(shù)乘除法設(shè)計

        3.1 浮點數(shù)乘除法算法

        如(1-3)、(1-4)兩個浮點數(shù),其乘除法運(yùn)算可如下表示:

        Y1和Y2兩浮點數(shù)乘除法運(yùn)算流程如圖3所示。其運(yùn)算步驟如下:

        得出結(jié)果符號。

        ⑷ 規(guī)格化處理:對結(jié)果進(jìn)行前導(dǎo)零檢測、初次規(guī)格化、尾數(shù)舍入和最終規(guī)格化得到最后結(jié)果。

        圖3 浮點數(shù)乘除法流程

        3.2 乘除法模塊實現(xiàn)

        根據(jù)3.1算法,利用Verilog HDL硬件描述語言、FPGA內(nèi)嵌的硬件乘法器和除法器實現(xiàn)浮點數(shù)乘除法運(yùn)算單元。浮點數(shù)乘除法運(yùn)算邏輯框圖如圖2所示。

        浮點數(shù)進(jìn)入輸入單元后,提取出符號位、階碼位、尾碼位送到相應(yīng)的運(yùn)算單元進(jìn)行處理,再經(jīng)過規(guī)格化處理單元,得到結(jié)果。浮點運(yùn)算器端口定義見表2。

        內(nèi)嵌硬件乘法器和除法器可完成高速乘除法操作,精度較高。比使用邏輯單元完成乘除法運(yùn)算更節(jié)省邏資源,延時更小。內(nèi)嵌硬件乘法器例化描述如下:

        其輸入為23位,輸出結(jié)果為45位,結(jié)果經(jīng)舍入處理為23位后,規(guī)格化得到尾碼23位。

        硬件除法器例化與乘法器有所不同,其結(jié)果分

        為商和余數(shù),內(nèi)嵌硬件除法器例化描述如下:

        其輸入為23位,輸出商為23位,余數(shù)為23位,余數(shù)經(jīng)過移位與除數(shù)輾轉(zhuǎn)相除,得到最后結(jié)果。

        4.浮點數(shù)運(yùn)算模塊化

        在浮點數(shù)加減、乘除運(yùn)算單元的基礎(chǔ)上,實現(xiàn)三個子單元的模塊化設(shè)計,可以縮短研發(fā)周期和降低開發(fā)成本,為以后的I P核固化打下基礎(chǔ)。模塊由數(shù)據(jù)輸入單元、運(yùn)算選擇單元和運(yùn)算處理單元組成,運(yùn)算處理單元包含加減法運(yùn)算單元、乘法運(yùn)算單元和除法運(yùn)算單元。模塊通過數(shù)據(jù)輸入單元提取符號位、階碼位和尾碼位;通過運(yùn)算選擇單元決定是何種運(yùn)算;通過運(yùn)算處理單元處理相應(yīng)的運(yùn)算。模塊邏輯框如圖4所示。

        圖4 模塊邏輯框

        由于只有3個運(yùn)算單元,選擇信號只需2位,具體選擇信號與運(yùn)算單元之間關(guān)系見表3。

        表3 選擇信號與運(yùn)算單元關(guān)系

        使用硬件描述言語輸入和原理圖輸入,在Altera公司的可編程邏輯器件開發(fā)軟件Quartus II中經(jīng)過分析和綜合后得到的模塊封裝圖如圖5所示,模塊綜合仿真圖如圖6所示。

        圖5 模塊封裝圖

        圖6 模塊綜合仿真圖

        仿真圖中clk(1位)是時鐘信號,ctr(2位)是運(yùn)算模式控制信號;y1in(32位),y2in(32位) 為輸入信號;yresult(32位)為輸出信號。圖中控制信號是二進(jìn)制格式,輸入輸出信號是十六進(jìn)制格式。

        5.結(jié)束語

        本文詳細(xì)介紹浮點運(yùn)算的加減運(yùn)算和乘除運(yùn)算的實現(xiàn)算法和技術(shù),并在此基礎(chǔ)上實現(xiàn)三個運(yùn)算單元的模塊化設(shè)計。通過Altera公司的可編程邏輯

        器件開發(fā)軟件Quartus II軟件仿真,驗證了設(shè)計的正確性。

        [1]劉增明,張文山.嵌入式軟件浮點運(yùn)算精度分析[J].洛陽:航空兵器,2010

        10.3969/j.issn.1001-8972.2011.23.034

        江蘇省自然科學(xué)研究基金項目(BK2008367);南京工程學(xué)院科研創(chuàng)新基金項目(CKJ2009004)

        猜你喜歡
        規(guī)格化浮點數(shù)加減法
        四種Python均勻浮點數(shù)生成方法
        電腦報(2021年11期)2021-07-01 08:26:31
        怎樣巧算小數(shù)的加減法
        做好課改“加減法” 提高課改實效
        甘肅教育(2020年17期)2020-10-28 09:02:08
        加減法的由來
        “放管服”的加減法
        商周刊(2018年17期)2018-08-31 02:20:14
        在C語言中雙精度浮點數(shù)線性化相等比較的研究
        試析水稻規(guī)格化育苗與機(jī)械插秧技術(shù)
        維模型的規(guī)格化表示與存儲方法研究
        軟件(2016年4期)2017-01-20 09:32:46
        引潮位展開的不同規(guī)格化形式及其轉(zhuǎn)換
        非精確浮點數(shù)乘法器設(shè)計
        在线观看av手机网址| 日本一卡二卡3卡四卡免费观影2022| 人与禽性视频77777| 99这里只有精品| 蜜臀av一区二区三区人妻在线| 亚洲熟妇一区二区蜜桃在线观看| 日本a片大尺度高潮无码| 毛茸茸的中国女bbw| 无码人妻中文中字幕一区二区 | 精品人妻av区乱码| 88国产精品视频一区二区三区| 成人免费无码a毛片| 熟女免费观看一区二区| 欧美熟妇另类久久久久久不卡| 97久久天天综合色天天综合色hd| 国产精品国产午夜免费福利看| 国产麻豆一区二区三区在| 国产日韩av在线播放| 国产亚洲婷婷香蕉久久精品| 人妻av午夜综合福利视频| 不卡一本av天堂专区| 国产真实乱对白精彩| av中文字幕不卡无码| 蜜桃av噜噜噜一区二区三区| 欧美性色欧美a在线播放| 久久精品人人做人人爽| 国产黑色丝袜在线观看视频| 一区二区高清视频免费在线观看 | 亚洲精品久久视频网站| 亚洲国产av精品一区二区蜜芽 | 国产精品美女久久久久浪潮AVⅤ| 一级黄色一区二区三区| 国产av一区二区三区传媒| 欧美成人久久久| 国产精品日本一区二区三区在线 | 少妇性荡欲视频| av一区二区三区亚洲| 久久精品国产四虎| 少妇久久高潮不断免费视频| 在厨房拨开内裤进入毛片| 国产精品黄在线观看免费软件|