亚洲免费av电影一区二区三区,日韩爱爱视频,51精品视频一区二区三区,91视频爱爱,日韩欧美在线播放视频,中文字幕少妇AV,亚洲电影中文字幕,久久久久亚洲av成人网址,久久综合视频网站,国产在线不卡免费播放

        ?

        基于FPGA的三分量地磁數(shù)據(jù)采集系統(tǒng)

        2014-07-24 12:30:22張雷
        無線互聯(lián)科技 2014年5期
        關(guān)鍵詞:信號系統(tǒng)

        張雷

        摘 要:硬件平臺是整個FPGA的三分量地磁數(shù)據(jù)采集系統(tǒng)的核心部分,系統(tǒng)主要由磁通門傳感器、低通濾波器、AD轉(zhuǎn)換模塊、片內(nèi)數(shù)字信號處理模塊、通信模塊和電源模塊組成。

        關(guān)鍵詞:硬件平臺;三分量地磁數(shù)據(jù)采集系統(tǒng)

        1 系統(tǒng)性能指標(biāo)

        ⑴采集速率:AD采樣率為303Hz;⑵AD分辨率:AD的有效分辨率為20.8bit;⑶模擬信號幅度:-10~+10V;⑷采集通道:3路;⑸與計算機接口:RS232串口;⑹供電方式:直流5V。

        2 磁通門傳感器

        采用英國巴廷頓公司的三軸磁通門傳感器模塊Mag-03,全量程范圍是土100uT,可以輸出三分量的模擬電壓信號,頻帶寬度從直流到3KHz,噪聲<10pT。Mag-03有著出色的低噪音控制和溫度穩(wěn)定性,并有多種不同的封裝形式以適應(yīng)不同的使用環(huán)境。

        3 低通濾波器

        為了最大程度的保留有用信號,濾除高頻干擾信號,采用有源低通濾波器對信號進行低通濾波,濾除信號中里的高頻噪聲,并最大程度的消除頻譜混疊現(xiàn)象對信號采集造成的影響。采用巴特沃斯濾波器,其幅頻響應(yīng)在通帶中具有最平幅度特性,但是通帶到阻帶衰減較慢。選擇二階有源低通濾波器電路,即n=2。運用OP4177完成了一個二階的巴特沃斯低通濾波器,其截至頻率為3.5KHZ。

        4 AD轉(zhuǎn)換電路

        數(shù)據(jù)采集是將連續(xù)的模擬信號,按照一定時間間隔采樣得到離散時間信號,再經(jīng)過量化變?yōu)榱炕盘?,最后編碼轉(zhuǎn)換為數(shù)字信號。本系統(tǒng)的ADC采用了AD7734。電路原理如圖所示:

        部分引腳功能介紹:

        SCLK: 串行時鐘輸入。將一個外部串行時鐘加于這一輸入端口,以訪問AD7734的串行數(shù)據(jù)。該串行時鐘可以是連續(xù)時鐘以連續(xù)的脈沖串傳送所有數(shù)據(jù)。反之,它也可以是非連續(xù)時鐘。

        :邏輯輸出,這個輸出端上的低電平表示AD一次轉(zhuǎn)換完成數(shù)據(jù)寄存器內(nèi)的數(shù)據(jù)已更新。完成數(shù)據(jù)讀操作以后, 回到高電平。如果兩次輸出更新之間,不發(fā)生數(shù)據(jù)讀操作, 將在下一次輸出更前時間返回高電平。 處于高電平時,不能進行讀操作,以免數(shù)據(jù)寄存器中的數(shù)據(jù)正在被更新,數(shù)據(jù)寄存器更新完成以后, 將返回低電平。

        5 FPGA最小系統(tǒng)

        FPGA芯片選擇了Altera公司的Cyclone II系列的EP2C8Q208C。Cyclone II系列[1]FPGA的內(nèi)核工作電壓為1.2V。本設(shè)計的電路板采用5V電壓輸入,利用LTC3614電源管理芯片降壓分別得到1.2V的內(nèi)核電壓和3.3V的IO管腳電壓。

        板載50MHz有源晶振,為系統(tǒng)提供精準(zhǔn)的時鐘源。手動復(fù)位在系統(tǒng)中用的不多,因此只設(shè)計了簡單的阻容復(fù)位電路。

        配置芯片選用Altera公司的串行配置芯片EPCS4SI8N,其容量為4Mbit.EP2C8Q208 FPGA芯片是SRAM結(jié)構(gòu),帶電情況下可以將程序直接通過下載線下載到片內(nèi)運行,但是掉電數(shù)據(jù)就丟失,所以為了掉電數(shù)據(jù)保存,需要在FPGA片外擴展程序存儲器,擴展EPCS4就是這種目的。

        FPGA的配置方式主要有兩種:

        AS方式:對AS配置芯片(ECPS系列)進行編程,掉電數(shù)據(jù)不丟失;

        JTAG方式:可以對FPGA、CPLD以及Altera配置芯片(EPC系列)編程,掉電數(shù)據(jù)丟失。

        根據(jù)FPGA的配置特點,電路板上設(shè)計了AS和JTAG兩種配置接口,在開發(fā)調(diào)試時使用JTAG接口,可以節(jié)省時間,提高開發(fā)效率。在需要將程序固化時,使用AS配置方式。

        6 串口電路

        設(shè)計中AD轉(zhuǎn)換完成的數(shù)據(jù)經(jīng)串口發(fā)送到PC端。由于RS-232的接口電平與FPGA器件的I/0接口電平不一致,F(xiàn)PGA的標(biāo)準(zhǔn)邏輯“1”對應(yīng)2V~3.3V,輯“O”對應(yīng)0V~0.4V。而RS-232采用負(fù)邏輯方式,邏輯“1”對應(yīng)-15V~+15V,標(biāo)準(zhǔn)邏輯“0”對應(yīng)。所以需要一個電平轉(zhuǎn)換,這里我們用了最常用的轉(zhuǎn)換芯片MAX3232,這款芯片MAX3232具有二路接收器和二路驅(qū)動器,采用專有低壓差發(fā)送器輸出級,利用雙電荷泵在3.0V至5.5V電源供電時能夠?qū)崿F(xiàn)真正的RS-232性能,器件僅需四個0.1uF的外部小尺寸電荷泵電容[2]。MAX3232確保在120kbps數(shù)據(jù)速率,同時保持RS-232輸出電平。選取FPGA的其中兩個通用I/O引腳與MAX3232對應(yīng)的引腳相連,通過其接入RS-232標(biāo)準(zhǔn)串行接口便可與PC進行串行通信。

        7 電源電路

        系統(tǒng)采用5V電池供電。利用LTC3614電源管理芯片降壓分別得到1.2V的內(nèi)核電壓和3.3V的IO管腳電壓。利用LT3582電源芯片升壓得到 電壓為磁通門傳感器供電。

        [參考文獻]

        [1]Altera,Inc.FPGA_Cyclone Handbook.www.altera.com.

        [2]Maxim,Inc.MAX3232 Data Sheet.www.Maxim.com.

        猜你喜歡
        信號系統(tǒng)
        Smartflower POP 一體式光伏系統(tǒng)
        信號
        鴨綠江(2021年35期)2021-04-19 12:24:18
        WJ-700無人機系統(tǒng)
        ZC系列無人機遙感系統(tǒng)
        北京測繪(2020年12期)2020-12-29 01:33:58
        完形填空二則
        基于PowerPC+FPGA顯示系統(tǒng)
        半沸制皂系統(tǒng)(下)
        孩子停止長個的信號
        連通與提升系統(tǒng)的最后一塊拼圖 Audiolab 傲立 M-DAC mini
        基于LabVIEW的力加載信號采集與PID控制
        久久精品国产亚洲av久按摩| 国产偷国产偷亚洲欧美高清| 亚洲一区不卡在线导航| 亚洲综合中文日韩字幕| 国产一区二区三区久久精品| 中年熟妇的大黑p| 欧美国产日本精品一区二区三区 | 久久人人爽天天玩人人妻精品| 人妻精品丝袜一区二区无码AV| 精品女同一区二区三区免费播放| 国内精品免费一区二区三区| 亚洲va中文字幕| 国产免费av片在线观看麻豆| av资源在线永久免费观看| 手机免费在线观看av网址| 首页 综合国产 亚洲 丝袜| 国产成人AV无码精品无毒| 国产一级一厂片内射视频播放| 亚洲乱码av中文一区二区| 久精品国产欧美亚洲色aⅴ大片| 国产成人拍精品免费视频| 国产精品一区二区三区女同| 女优av一区二区三区| 熟妇高潮一区二区三区| 亚洲一区二区自拍偷拍| 国产精品毛片毛片av一区二区| 亚洲综合激情另类小说区| 欧美日韩中文国产一区| 无码精品国产午夜| 日本一区二区视频高清| 亚洲va中文字幕| 国产乱子伦精品免费女| 国产一区二区三区中出| 日本熟妇色xxxxx日本妇| 亚洲一区二区三区日本久久九| 日本一区二区在线资源| 国产日产韩国av在线| 日日摸天天摸人人看| 亚洲欧美性另类春色| 国产av剧情精品麻豆| 亚洲av无码乱码在线观看裸奔 |