亮點(diǎn):
1)同一個包括標(biāo)準(zhǔn)單元庫和存儲器實例的設(shè)計套件(以下簡稱設(shè)計套件)可優(yōu)化一個系統(tǒng)級芯片(SoC)上的所有處理器內(nèi)核,該設(shè)計套件包括超高密度的存儲器編譯器和超過125種全新的標(biāo)準(zhǔn)單元和存儲器實例。
2)可使主CPU內(nèi)核的性能提高達(dá)10%,GPU內(nèi)核功耗降低達(dá) 25%、面積縮小達(dá)10%,如Imagination Technologies公司的PowerVR Series6 IP內(nèi)核。
3)與重要合作伙伴緊密合作開發(fā),包括:Imagination Technologies、CEVA和芯源科技(VeriSilicon)。
4)通過Synopsys的FastOpt服務(wù),在短短的四到六周內(nèi)即可實現(xiàn)優(yōu)化的處理器內(nèi)核。
為加速芯片和電子系統(tǒng)創(chuàng)新而提供軟件、知識產(chǎn)權(quán)(IP)及服務(wù)的全球性領(lǐng)先供應(yīng)商新思科技公司(Synopsys,Inc.,納斯達(dá)克股票市場代碼:SNPS)日前發(fā)布其專為支持多種處理器內(nèi)核的優(yōu)化實現(xiàn)而設(shè)計的套件,以作為DesignWare?Duet嵌入式存儲器以及邏輯庫IP組合的擴(kuò)展。此次發(fā)布的全新DesignWare HPC(高性能內(nèi)核)設(shè)計套件包括一整套高速和高密度存儲器實例和標(biāo)準(zhǔn)單元庫,它們可使SoC設(shè)計師優(yōu)化其片上CPU、GPU和DSP IP內(nèi)核,以實現(xiàn)最大的速度、最小的面積或最低的功耗,或針對其特殊的應(yīng)用需求實現(xiàn)上述三者的最優(yōu)化平衡。
Synopsys多樣化的DesignWare IP包括經(jīng)過硅驗證的嵌入式存儲器編譯器和標(biāo)準(zhǔn)單元庫,它們支持一系列從180 nm~28 nm的晶圓代工廠和工藝,并已經(jīng)成功地應(yīng)用在超過三十億只已發(fā)貨的芯片之中。DesignWare Duet嵌入式存儲器和邏輯庫套件包含了實現(xiàn)一個完整的SoC所需的所有物理IP單元,包括標(biāo)準(zhǔn)單元、SRAM編譯器、寄存器文件、ROM、數(shù)據(jù)通道庫和功率優(yōu)化包(POK)等。并提供了過驅(qū)動/低電壓工藝、電壓溫度(PVT)角、multi-channel單元、存儲器內(nèi)建自測和修復(fù)等選項。為滿足先進(jìn)CPU、GPU和DSP內(nèi)核在速度和密度上的特殊要求,DesignWare HPC設(shè)計套件添加了為此而在性能、功耗和密度等方面進(jìn)行了優(yōu)化的標(biāo)準(zhǔn)單元以及存儲器實例。
HPC設(shè)計套件包括快速緩存存儲器實例和性能經(jīng)調(diào)整的觸發(fā)器,它們可實現(xiàn)比標(biāo)準(zhǔn)Duet套件高出達(dá)10%的速度提升。為了使動態(tài)和漏電功耗以及芯片面積減少到最小,新的套件提供了面積優(yōu)化的觸發(fā)器、多比特觸發(fā)器和一種超高密度二端口SRAM,實現(xiàn)了高達(dá)25%的面積縮小和功耗降低,同時保持了處理器的性能。
為了幫助設(shè)計團(tuán)隊在最短的時間內(nèi)實現(xiàn)其處理器和SoC的設(shè)計目標(biāo),Synopsys還提供優(yōu)化的設(shè)計流程腳本和專家內(nèi)核優(yōu)化咨詢,包括FastOpt實現(xiàn)服務(wù)。