摘 要:設(shè)計了一款嵌入FPGA的乘法器,該乘法器能夠滿足兩個18 b有符號或17 b無符號數(shù)的乘法運算。該設(shè)計基于改進的布斯算法,提出了一種新的布斯譯碼和部分積結(jié)構(gòu),并對92壓縮樹和超前進位加法器進行了優(yōu)化。該乘法器采用TSMC 0.18 μm CMOS工藝,其關(guān)鍵路徑延遲為3.46 ns。
關(guān)鍵詞:布斯算法; 部分積; 92壓縮; 兩級超前進位加法器
中圖分類號: 文獻標識碼:A 文章編號:1004373X(2012)08015403