亚洲免费av电影一区二区三区,日韩爱爱视频,51精品视频一区二区三区,91视频爱爱,日韩欧美在线播放视频,中文字幕少妇AV,亚洲电影中文字幕,久久久久亚洲av成人网址,久久综合视频网站,国产在线不卡免费播放

        ?

        基于FPGA的QAM信號發(fā)生器設(shè)計

        2010-04-26 02:31:32郝小江繆志農(nóng)
        中國測試 2010年2期
        關(guān)鍵詞:信號功能設(shè)計

        郝小江,繆志農(nóng),黃 昆

        (攀枝花學(xué)院電氣信息工程學(xué)院,四川 攀枝花 617000)

        1 引 言

        為了滿足現(xiàn)代通信系統(tǒng)對傳輸速率和帶寬提出的新要求,人們不斷地推出一些新的數(shù)字調(diào)制解調(diào)技術(shù)。正交幅度調(diào)制解調(diào)(Quadrature Amplitude Modulation and Demodulation)就是一種高效的數(shù)字調(diào)制解調(diào)方式。與其他調(diào)制技術(shù)相比,這種調(diào)制解調(diào)技術(shù)能充分利用帶寬,具有很高的頻率利用率,且抗噪聲能力強(qiáng)。因而在中、大容量數(shù)字微波通信系統(tǒng)、有線電視網(wǎng)絡(luò)高速數(shù)據(jù)傳輸、衛(wèi)星通信等領(lǐng)域得到廣泛應(yīng)用。該文根據(jù)直接數(shù)字頻率合成技術(shù)(DDS),利用Altera公司的FPGA開發(fā)工具DSP Builder對正交幅度調(diào)制信號進(jìn)行建設(shè)計,并進(jìn)行功能仿真和時序仿真,設(shè)計表明該系統(tǒng)設(shè)計的正確性和實(shí)用性。

        FPGA(Field Programmable Gate Array)是目前廣泛采用的一種可編程器件,隨著微電子技術(shù)的發(fā)展,現(xiàn)場可編程門陣列(FPGA)得到了飛速發(fā)展。FPGA的時鐘延遲可達(dá)到納秒級,結(jié)合其并行工作方式,在超高速、實(shí)時測控方面有非常廣闊的應(yīng)用前景,具有工作速度快、集成度高和現(xiàn)場可編程的優(yōu)點(diǎn)。它的應(yīng)用不僅使得數(shù)字電路系統(tǒng)的設(shè)計非常方便,并且還大大縮短了系統(tǒng)研制的周期,縮小了數(shù)字電路系統(tǒng)的體積和所用芯片的品種。而且它的時鐘頻率已可達(dá)到幾百兆赫茲,加上它的靈活性和高可靠性,幾乎可將整個設(shè)計系統(tǒng)下載于同一芯片中,實(shí)現(xiàn)片上系統(tǒng)(SOC),非常適合用于實(shí)現(xiàn)調(diào)制信號發(fā)生器的數(shù)字電路。

        2 DDS的基本原理

        直接數(shù)字頻率合成(Direct Digital Synthesizer-DDS)是一種新型的頻率合成技術(shù),基本原理是用全數(shù)字技術(shù)從相位概念直接合成波形。具有較高的頻率分辨率,可以實(shí)現(xiàn)快速的頻率切換,并且在頻率改變時能夠保持相位的連續(xù),很容易實(shí)現(xiàn)頻率、相位及幅度的數(shù)控調(diào)制。DDS的基本結(jié)構(gòu)如圖1所示,主要由相位累加器、相位調(diào)制器、正弦ROM查找表和D/A構(gòu)成,相位累加器是整個DDS核心,完成相位累加運(yùn)算。圖1中的相位累加器、相位調(diào)制器、正弦ROM查找表是DDS結(jié)構(gòu)中的數(shù)字部分。

        圖1 基本DDS結(jié)構(gòu)

        3 正交幅度調(diào)制建模設(shè)計

        正交幅度調(diào)制信號發(fā)生器電路框圖如圖2所示,圖 2 中 a(t)和 b(t)為兩路相互獨(dú)立的待傳送的調(diào)制信號(通常為基帶信號),載頻信號源由基于DDS的正交信號發(fā)生器產(chǎn)生,它輸出兩路正交的正弦信號(sinω0t、cosω0t),經(jīng)過兩個乘法器可以獲得互為正交的平衡調(diào)幅波,其中一路為同相信號I(t),另一路為正交信號Q(t),I(t)、Q(t)表達(dá)式為:

        兩路信號經(jīng)過加法器后產(chǎn)生互為正交的調(diào)幅信號,表達(dá)式為:

        X(t)是I(t)、Q(t)兩信號相加而得,所以X(t)的頻帶寬度等于 I(t)、Q(t)信號中帶寬最寬者(或等于 a(t)或 b(t)最寬帶寬的 2倍),如此可壓縮已調(diào)信號的帶寬,增加信道容量。

        圖2 正交幅度調(diào)制原理圖

        根據(jù)正交幅度調(diào)制原理,利用FPGA開發(fā)工具DSP Builder對正交幅度調(diào)制信號發(fā)生器進(jìn)行建模設(shè)計,如圖3所示。圖中用高頻余弦信號(cosω0t)對鋸齒波a(t)和高頻正信號sinω0t對低頻正弦信號b(t)進(jìn)行調(diào)制,獲得正交的平衡調(diào)幅波,通過相加后就可獲得正度幅度調(diào)制信號。其算法仿真結(jié)果如圖4所示。

        4 仿真分析與硬件實(shí)現(xiàn)

        建模算法仿真完成后,需要對所設(shè)計的模型進(jìn)行功能仿真和時序仿真,以驗(yàn)證設(shè)計符合硬件特性。打開模型中的SignalComplier模塊,設(shè)置好參數(shù),把模型轉(zhuǎn)換為VHDL代碼、綜合及QuartusII適配。經(jīng)過分析轉(zhuǎn)換后的VHDL程序并將其轉(zhuǎn)換為ATOM netlist,最后編譯ATOM netlist。生成VHDL描述的是RTL級的,是針對具體的硬件結(jié)構(gòu)的,需要對生成的VHDL代碼進(jìn)行功能仿真。采用ModelSim基本單內(nèi)核的Verilog/VHDL混合仿真器,得到如圖5所示的模擬信號仿真圖和功能仿真圖。其模擬信號仿真結(jié)果與在MATLAB中算法仿真結(jié)果完全一致。

        ModelSim完成的RTL級仿真只是功能仿真,其仿真結(jié)果并不能精確反映電路的全部硬件特性,進(jìn)行門級的時序仿真仍然十分重要,確保設(shè)計的QAM信號發(fā)生器的時序特性,以保證硬件器件的功能與設(shè)計一致。在QuartusII下打開項(xiàng)目文件,設(shè)置器件為EP1C6Q240C8,編譯后進(jìn)行時序仿真,其門級時序仿真波形如圖6所示。

        圖4 正交幅度調(diào)制信號輸出波形

        圖5 ModelSim模擬信號仿真和功能仿真結(jié)果

        由圖6可以看出,與圖5功能仿真結(jié)果相比較,其功能仿真與時序仿真結(jié)果完全一致,產(chǎn)生輸出QAM信號,表明設(shè)計的正確性。

        QuartusII對ATOM網(wǎng)表文件進(jìn)行適配,產(chǎn)生FPGA目標(biāo)器件的編程與配置文件。最后鎖定引腳,把.sof文件下載到目標(biāo)器件,輸出信號分別接入示波器,可以產(chǎn)生QAM信號輸出,與仿真結(jié)果完全一致,達(dá)到設(shè)計要求。

        5 結(jié)束語

        基于DSP Builder的正交幅度調(diào)制信號實(shí)現(xiàn)方案,避免了VHDL編程的復(fù)雜性,而且又便于修改和擴(kuò)充其功能,對實(shí)現(xiàn)正交幅度調(diào)制信號具有很好的借鑒意義。因此采用DSP Builder設(shè)計正交幅度調(diào)制信號簡單快捷且方便可調(diào),其輸出特性和調(diào)制特性很好,使設(shè)計正交幅度調(diào)制信號變得非常簡單和快捷,并且信號的參數(shù)可靈活調(diào)整。

        [1] 董國偉,李秋明,趙 強(qiáng),等.基于FPGA的直接數(shù)字頻率合成器的設(shè)計[J].儀器儀表學(xué)報,2006(Z1):877-879.

        [2]劉 晨,王森章.直接數(shù)字頻率合成器的設(shè)計及FPGA實(shí)現(xiàn)[J].微電子學(xué)與計算機(jī),2004,9(5):63-65.

        [3] 樊昌信,曹麗娜.通信原理[M].北京:國防工業(yè)出版社,2008.

        [4] 潘 松,黃繼業(yè),王國棟.現(xiàn)代DSP技術(shù)[M].西安:西安電子科技大學(xué)出版社,2004.

        [5] 潘 松,黃繼業(yè),曾 毓.SOPC技術(shù)實(shí)用教程[M].北京:清華大學(xué)出版社,2005.

        [6] 余晶晶,陶 成,賈懷義.基于FPGA與DDS技術(shù)的通用調(diào)制平臺的研究[J].電測與儀表,2007(5):47-50.

        [7] 賴昭勝,管立新.基于Dsp Builder的DDS實(shí)現(xiàn)及其應(yīng)用[J].微計算機(jī)信息,2006,11(2):186-188.

        [8]李志鵬,郭 勇,沈 軍.基于DDS技術(shù)實(shí)現(xiàn)信號發(fā)生器[J].微計算機(jī)信息,2007,19(2):175-177.

        [9] 周 媛,賈懷義.基于FPGA的全數(shù)字64QAM調(diào)制解調(diào)器設(shè)計[J].電視技術(shù),2007(1):40-42.

        [10]張 騫.基于ADL5385的128QAM發(fā)送器設(shè)計 [J].電子設(shè)計工程,2009,17(3):111-113.

        [11]梁海麗,段吉海,游路路.1024QAM調(diào)制解調(diào)系統(tǒng)的FPGA 實(shí)現(xiàn)[J].電視技術(shù),2007(4):31-32,35.

        猜你喜歡
        信號功能設(shè)計
        也談詩的“功能”
        中華詩詞(2022年6期)2022-12-31 06:41:24
        信號
        鴨綠江(2021年35期)2021-04-19 12:24:18
        完形填空二則
        瞞天過海——仿生設(shè)計萌到家
        基于FPGA的多功能信號發(fā)生器的設(shè)計
        電子制作(2018年11期)2018-08-04 03:25:42
        設(shè)計秀
        海峽姐妹(2017年7期)2017-07-31 19:08:17
        關(guān)于非首都功能疏解的幾點(diǎn)思考
        有種設(shè)計叫而專
        Coco薇(2017年5期)2017-06-05 08:53:16
        基于LabVIEW的力加載信號采集與PID控制
        中西醫(yī)結(jié)合治療甲狀腺功能亢進(jìn)癥31例
        久久精品综合国产二区| 国产av丝袜旗袍无码网站| 夜爽8888视频在线观看| 亚洲欧美中文v日韩v在线| 日韩亚洲在线一区二区| 成熟人妻换xxxx| 亚洲精品无码不卡在线播放he| 国产日b视频| 色综久久综合桃花网国产精品| 91精品国产福利在线观看麻豆| 国产男女免费完整视频| 福利片福利一区二区三区| 亚洲国产日韩精品综合| 蜜桃臀av一区二区三区| 欧美亚洲熟妇一区二区三区| 欧美精品一区视频| 日本在线中文字幕一区二区| 青青草亚洲视频社区在线播放观看 | 国产精品自拍午夜伦理福利| 国产精品99精品久久免费| 97午夜理论片在线影院| 深夜福利国产| 精品中文字幕在线不卡| 色777狠狠狠综合| 澳门精品无码一区二区三区| 久久亚洲精精品中文字幕早川悠里| 亚洲中文字幕午夜精品| 中文字幕av无码免费一区| 96精品免费视频大全| 亚洲国产精品久久久婷婷| 亚洲av久久久噜噜噜噜| 久热这里只有精品99国产| 日日噜噜夜夜久久密挑| 极品少妇xxxx精品少妇偷拍| av片在线观看免费| 69堂在线无码视频2020| 一区二区三区日韩亚洲中文视频| 琪琪的色原网站| 国产综合久久久久影院| 在线国产丝袜自拍观看| 久久99精品久久水蜜桃|