李耀臻,王衛(wèi)東,張普杰,劉晨光
(桂林電子科技大學(xué) 信息與通信學(xué)院,廣西 桂林 541004)
一種改進(jìn)型電調(diào)諧電流差分跨導(dǎo)放大器的設(shè)計(jì)
李耀臻,王衛(wèi)東,張普杰,劉晨光
(桂林電子科技大學(xué) 信息與通信學(xué)院,廣西 桂林 541004)
設(shè)計(jì)了一種電流增益和跨導(dǎo)均可線性調(diào)節(jié)的電調(diào)諧電流差分跨導(dǎo)放大器(ECDTA)。電路改變了電流單位增益?zhèn)鬏數(shù)墓逃心J?,采用工作于弱反型區(qū)的MOS管跨導(dǎo)線性環(huán),得到了可電調(diào)諧的電流增益;跨導(dǎo)放大級(jí)采用CMOS對管和浮地電源交叉耦合放大器,在傳輸特性的非線性誤差不大于1%時(shí),電路的差動(dòng)輸入電壓范圍可達(dá)±2.8 V。采用SMIC 60 nm CMOS工藝進(jìn)行設(shè)計(jì),在±0.9 V電源電壓下仿真表明,電流傳輸增益可在0.105~8.98范圍內(nèi)線性調(diào)節(jié),跨導(dǎo)值可在0.056 mS~0.204 mS范圍內(nèi)線性調(diào)節(jié);電路總功耗僅為0.31 mW。
電調(diào)諧電流差分跨導(dǎo)放大器;弱反型區(qū);跨導(dǎo)線性環(huán);浮地電壓源
電流差分跨導(dǎo)放大器(CDTA)作為電流模有源器件發(fā)展的新成果,因其輸入輸出均為電流信號(hào),從而引起學(xué)者們極大的研究興趣。
本文提出的具有電調(diào)諧功能的CDTA(ECDTA)電路不同于以往文獻(xiàn)中提到的調(diào)節(jié)方式,將具有單位增益?zhèn)鬏數(shù)碾娏鞑罘謫卧臑殡娏鱾鬏斣鲆婵烧{(diào)諧的電流差分單元,同時(shí),結(jié)合CMOS對管交叉耦合跨導(dǎo)放大級(jí)本身可調(diào)節(jié)跨導(dǎo)的特性,實(shí)現(xiàn)了電路的雙調(diào)諧功能。將提出的模塊應(yīng)用于電流模式濾波器的設(shè)計(jì),驗(yàn)證了電路的實(shí)用性。
本文所提出的ECDTA結(jié)構(gòu)如圖1所示。
圖1 本文提出的具有電調(diào)諧功能的CDTA結(jié)構(gòu)
不同于已有的電控制方法,該結(jié)構(gòu)通過控制電流的傳輸增益引入控制端。采用具有可變電流增益的電流差分單元,實(shí)現(xiàn)了傳輸增益的電調(diào)諧。而且,該偏置電流只會(huì)影響電流傳輸增益,對輸入端的電阻等參數(shù)并沒有影響。
1.1.1具有可調(diào)電流增益的輸入級(jí)
本文所提出的具有可調(diào)電流增益的輸入級(jí)電路如圖2所示。
圖2 具有可調(diào)電流增益的輸入級(jí)
將M1~M4管的襯底與源極短接以消除體效應(yīng),當(dāng)MOS管滿足VDS≥3VT時(shí),弱反型區(qū)的MOS管可以采用類似于雙極型晶體管的跨導(dǎo)線性原理分析,可得到這四個(gè)管子的電流滿足:
IQ·(Ii+IR)=ID1·ID3=ID2·ID4=Io·IR
(1)
進(jìn)而可得到如下電流的關(guān)系:
(2)
該結(jié)構(gòu)的輸入電阻為:
(3)
其中,roi、gmi為晶體管Mi的輸出電阻和跨導(dǎo)。
1.1.2電流差分運(yùn)算的實(shí)現(xiàn)
由式(2)可以看到,為了得到與偏置電流呈線性關(guān)系的增益,可以固定電流IR,通過調(diào)節(jié)IQ的值來得到線性調(diào)節(jié)的電流增益。
針對輸出電流具有非常大的變化范圍的需求,在本結(jié)構(gòu)中采用如圖3所示的電流鏡電路[1-2],該電路中MOS管可以在全工作區(qū)傳輸電流,傳輸?shù)碾娏骺梢杂泻艽蟮淖兓秶?,而且該電路具有很大的輸出電壓擺幅和輸出電阻。
圖3 可在全工作區(qū)工作的電流鏡電路
利用負(fù)反饋的方式,MOS管M15、M16、M18和M19得到輸出電流并將其與輸入電流進(jìn)行比較,兩電流的差值會(huì)進(jìn)而調(diào)整M16的柵極電壓,使輸出電流和輸入電流保持一致[1-2]。提出該結(jié)構(gòu)的學(xué)者M(jìn)INCH B A采用漏源極對稱的EKV模型進(jìn)行分析[2-3],分析表明,不論MOS管是否處于強(qiáng)反型區(qū),都可實(shí)現(xiàn)較精確的電流傳輸。
此外,該結(jié)構(gòu)輸出電壓滿足:
Vout≥2VDSsat
(4)
其中,VDSsat表示漏源極飽和壓降,所以該結(jié)構(gòu)可以有很大的輸出電壓擺幅。另外,該結(jié)構(gòu)的輸出電阻較大,類似于共源共柵電流鏡,滿足:
ro≈ro19gm19ro16
(5)
本文所采用的跨導(dǎo)放大級(jí)電路如圖4所示,電路是基于文獻(xiàn)[4]提出的CMOS浮地電源交叉偶合運(yùn)算跨導(dǎo)放大結(jié)構(gòu)得到的,在傳輸特性的非線性誤差不大于1%時(shí),電路的差動(dòng)輸入電壓范圍可達(dá)±2.8 V。
圖4 CMOS對管交叉偶合跨導(dǎo)放大級(jí)電路
圖4中,M56與M58、M57與M59是差動(dòng)輸入CMOS對管,M60與M61、M62與M63是輔助電壓源的CMOS對管,端點(diǎn)1、2和3、4分別接入1∶1的電流鏡。
其中,輔助電壓源的電壓值一般為一個(gè)常數(shù),所以電流變化量不受輸入差分的影響,而且差動(dòng)輸入級(jí)的傳輸特性可以在大范圍內(nèi)實(shí)現(xiàn)理想的線性關(guān)系。上下兩個(gè)電流鏡傳輸滿足:
io1=iD1-iD2
(6)
io2=iD2-iD1=-io1
(7)
若電路中同極性晶體管具有相同的W/L值及參數(shù),則電路的跨導(dǎo)增益為:
(8)
由式(8)可知,改變外偏置電流IB的大小,可實(shí)現(xiàn)Gm的調(diào)節(jié)。
圖5所示為CMOS對管交叉耦合差動(dòng)跨導(dǎo)放大器的直流傳輸特性曲線。由圖可知,當(dāng)io≤4IB,時(shí),線性范圍內(nèi)具有理想的線性關(guān)系;當(dāng)輸入電壓超過線性范圍使電路一側(cè)電流為0時(shí),輸出電壓并未突然飽和,而是平滑地進(jìn)入平方關(guān)系曲線[5]。
本文所提出的電調(diào)諧電流差分跨導(dǎo)放大器整體電路如圖6所示。MOS管M1~M14構(gòu)成了具有可調(diào)增益的電流輸入單元,實(shí)現(xiàn)對p端和n端電流的放大傳輸,且該增益可由IQ進(jìn)行線性調(diào)節(jié),并通過MOS管M27~M32構(gòu)成低壓共源共柵電流鏡引入該調(diào)節(jié)電流。M5、M7、M12和M14作為輔助管,將輸出端與M2、M6、M11和M13隔離開,以減小輸出端電壓對MOS管漏源電壓的影響,提高電流的傳輸精度。M15~M26構(gòu)成兩個(gè)如圖3所示的電流鏡,分別實(shí)現(xiàn)對p端電流和n端電流的反相處理,從而得到z端電流的同相和反向輸出,其中IR由M33~M43和M52~M55構(gòu)成的偏置電路引入,為一固定常數(shù)值,從而實(shí)現(xiàn)z端差分電流的增益可只由IQ線性調(diào)節(jié)。MOS管M44~M51作為圖3電流鏡中偏置電流IA的引入管。
圖5 直流傳輸特性曲線
圖6 電調(diào)諧電流差分跨導(dǎo)放大器整體電路
MOS管M56~M77構(gòu)成具有雙相電流輸出的跨導(dǎo)放大級(jí)。為提高電路性能,采用低壓共源共柵電流鏡(M64~M77)完成電流信號(hào)的傳輸和跨導(dǎo)調(diào)節(jié)電流IB的引入[6]。
為了驗(yàn)證所設(shè)計(jì)電路的實(shí)際性能,對圖6電路用Spectre進(jìn)行模擬仿真。采用SMIC 90 nm CMOS工藝參數(shù),取電源電壓VDD=-VSS=0.9 V,IQ=6 μA,IB=5 μA,得到電路的靜態(tài)功耗為310.23 μW。在仿真信號(hào)傳輸過程中取z端和x端負(fù)載均為10 kΩ。
首先仿真驗(yàn)證靜態(tài)特性,掃描p端輸入電流,在-5 μA~5 μA的輸入范圍內(nèi),z輸出端和x輸出端具有良好的傳輸特性。
選取p端作為電流輸入端,當(dāng)增益控制電流IQ在0.6 μA~66 μA取值時(shí),可知IQ可控制CDTA電流的傳輸,實(shí)現(xiàn)電流增益的調(diào)諧。
再分析電路中信號(hào)傳輸?shù)慕涣魈匦?,?dāng)p端輸入時(shí)得到的交流傳輸特性仿真結(jié)果如圖7所示。由圖可知,當(dāng)p端輸入時(shí),z+輸出端的-3 dB帶寬為14.8 MHz,z-輸出端的-3 dB帶寬為10.7 MHz,x輸出端的-3 dB帶寬為11.24 MHz。
圖7 p端輸入時(shí)的交流特性曲線
選取p端作為交流信號(hào)輸入端,當(dāng)IQ在0.6 μA~66 μA變化時(shí),電流增益a可在0.105~8.98范圍內(nèi)隨調(diào)諧電流IQ線性變化。
圖8為在不同的IQ下,z+輸出端電流跟隨p輸入端電流的交流特性曲線。由圖知IQ電流可調(diào)節(jié)電流的交流增益,且對電路的帶寬的影響不大。
圖8 不同IQ下的z+端交流特性曲線
對輸入輸出電阻進(jìn)行仿真,得到如圖9所示的阻抗特性曲線。由圖9(a)可看出,p端和n端的輸入阻抗較低,僅為38.1 Ω,10 MHz時(shí)約為2.8 kΩ;輸出端阻抗非常高,1 MHz時(shí),Rz+=Rz-=10 MΩ, Rx+=Rx-=27.04 MΩ。
圖9 電路阻抗特性曲線
將本結(jié)構(gòu)的仿真結(jié)果列如表1所示,并給出了相關(guān)文獻(xiàn)的參數(shù)值。從表中看到,該電路輸入輸出阻抗性能較好,電流增益和跨導(dǎo)均可線性調(diào)節(jié)且調(diào)節(jié)范圍較大。此電路的功耗低,線性度好,但頻帶范圍不高,適用于生物電信號(hào)處理電路、神經(jīng)電路等中低頻段、低功耗電路的應(yīng)用。
表1 本結(jié)構(gòu)主要參數(shù)與相關(guān)文獻(xiàn)對比
采用兩個(gè)ECDTA電路和兩個(gè)接地電容,即可構(gòu)成具有可調(diào)諧功能的通用二階濾波器。該電路使用的無源器件少,結(jié)構(gòu)簡單且該濾波器可對ω0和Q進(jìn)行獨(dú)立調(diào)節(jié),同時(shí)也可對部分濾波功能的增益進(jìn)行調(diào)節(jié)。從輸入輸出端口看,可將其稱為單輸入多輸出濾波器,其電路如圖10所示。
圖10 基于ECDTA的可調(diào)諧濾波器電路
由圖10及ECDTA的端口特性可得以下表達(dá)式:
(9)
(10)
(11)
為得到特征頻率和品質(zhì)因數(shù)獨(dú)立可調(diào)的濾波器,當(dāng)gm1=gm2且α1·α2=1時(shí),特征頻率ω0和品質(zhì)因子Q的表達(dá)式如下:
(12)
(13)
通過以上分析取供電電壓為±0.9 V,IQ1=IQ2=6 μA,IB1=IB2=5 μA,使得α1=α2=1,gm1=gm2=0.056 mS,取C1=100 pF,C2=200 pF。對圖10電路進(jìn)行仿真,可得濾波器的低通、高通、帶通、帶阻和全通曲線如圖11所示,測得實(shí)際的特征頻率為79.85 kHz,仿真結(jié)果與理論分析基本一致。通過調(diào)節(jié)IB改變?yōu)V波器的特征頻率 ,得到如圖12所示的帶通特性曲線,可看到該濾波器在不影響Q值的情況下,可獨(dú)立調(diào)節(jié)ω0的值。且在不改變其他參數(shù)的情況下,可以通過調(diào)節(jié)IQ1改變?yōu)V波器的Q值 ,得到如圖13所示的帶通特性曲線,可看到該濾波器在不影響ω0值的情況下,可獨(dú)立調(diào)節(jié)Q值。
圖11 可調(diào)諧濾波器的幅頻特性曲線
圖12 不同f0的帶通特性曲線
圖13 不同Q值的帶通特性曲線
本文提出了一種具有電調(diào)諧功能的電流差分跨導(dǎo)放大器(ECDTA)。該電路改變了電流差分單元中單位電流增益的傳輸特性,利用工作于弱反型區(qū)的MOS管構(gòu)成的跨導(dǎo)線性環(huán)路,實(shí)現(xiàn)了電流增益的可調(diào)諧功能;跨導(dǎo)放大級(jí)采用對管交叉耦合跨導(dǎo)運(yùn)算放大結(jié)構(gòu)實(shí)現(xiàn),得到了跨導(dǎo)同樣可由外偏置電流線性調(diào)節(jié)的特性。采用SMIC 90 nm CMOS工藝進(jìn)行仿真,仿真結(jié)果驗(yàn)證了電流增益和跨導(dǎo)值可由偏置電流線性調(diào)節(jié)的特性,驗(yàn)證了所設(shè)計(jì)的改進(jìn)型CDTA電路的正確性。
[1] MALCHER A. Modified current differencing transconductance amplifier-new versatile active element[J].Bulletin of the Polish Academy of Sciences:Technical Sciences,2012,60(4):739-750.
[2] RAGUVARAN E, DEEPAK PRASATH N, ALEXANDER J, et al. A very-high impedance current mirror for bio-medical applications[C]. IEEE Recent Advances in Intelligent Computational Systems (RAICS), 2011:828-830.
[3] MINCH B A. Low-Voltage wilson current mirrors in CMOS[C]. IEEE International Symposium on Circuits and Systems (ISCAS), 2007:2220-2223.
[4] 王萍,趙玉山.CMOS浮地電源交叉耦合運(yùn)算跨導(dǎo)放大器[J].微電子學(xué),1996,26(2):92-96.
[5] 王衛(wèi)東. 現(xiàn)代模擬集成電路原理及應(yīng)用[M]. 北京:電子工業(yè)出版社, 2008.
[6] 周洪敏, 張瑛, 于映,等. 低功耗CMOS低噪聲放大器的設(shè)計(jì)[J]. 微型機(jī)與應(yīng)用, 2014,33(23):41-43.
[7] UYGUR A, KUNTMAN H. Design of a current differencing transconductance amplifier (CDTA) and its application on active filters[C]. Proceedings of the IEEE 13th Signal Processing and Communications Applications Conference, 2005: 340-343.
Design of an improved electronically tunable current differencing transconductance amplifier
Li Yaozhen, Wang Weidong, Zhang Pujie, Liu Chenguang
(School of Information and Communication Engineering, Guilin University of Electronic Technology, Guilin 541004, China)
An electronically tunable current differencing transconductance amplifier(ECDTA) with linearly adjustable current gain and transconductance is designed. The tunable current gain instead of the unit gain is implemented by introducing the translinear loop in which the MOSFETs are worked in weak inversion. And CMOS cross-coupled amplifier and floating-bias voltage sources were adopted for the circuit. It has been shown that a ±2.8 V input signal range is achievable for a nonlinearity error of transfer characteristics less than 1%. The circuit is designed by using SMIC 60 nm CMOS technology. When the power supply voltage is ±0.9 V, the simulation results show that the current gain and transconductance can be tuned from 0.105 to 8.98 and 0.056 mS to 0.204 mS, respectively. The power consumption is only 0.31 mW.
ECDTA; weak inversion region; translinear loop; floating-bias voltage source
TN432
A
10.19358/j.issn.1674- 7720.2017.20.010
李耀臻,王衛(wèi)東,張普杰,等. 一種改進(jìn)型電調(diào)諧電流差分跨導(dǎo)放大器的設(shè)計(jì)[J].微型機(jī)與應(yīng)用,2017,36(20):34-38.
2017-04-22)
李耀臻(1989-),男,碩士研究生,主要研究方向:模擬集成電路設(shè)計(jì)。
王衛(wèi)東(1956-),男,教授,碩士生導(dǎo)師,主要研究方向:模擬集成電路及電流模技術(shù)。
張普杰(1991-),男,碩士研究生,主要研究方向:模擬集成電路設(shè)計(jì)。
網(wǎng)絡(luò)安全與數(shù)據(jù)管理2017年20期