亚洲免费av电影一区二区三区,日韩爱爱视频,51精品视频一区二区三区,91视频爱爱,日韩欧美在线播放视频,中文字幕少妇AV,亚洲电影中文字幕,久久久久亚洲av成人网址,久久综合视频网站,国产在线不卡免费播放

        ?

        數(shù)字信道化接收機(jī)的設(shè)計與實(shí)現(xiàn)

        2017-07-24 17:16:41呂晨陽武明西
        雷達(dá)與對抗 2017年2期
        關(guān)鍵詞:延時接收機(jī)時鐘

        呂晨陽, 武明西

        (中國船舶重工集團(tuán)公司第七二四研究所,南京 211153)

        數(shù)字信道化接收機(jī)的設(shè)計與實(shí)現(xiàn)

        呂晨陽, 武明西

        (中國船舶重工集團(tuán)公司第七二四研究所,南京 211153)

        在推導(dǎo)出實(shí)信號數(shù)字信道化的高效實(shí)現(xiàn)形式的基礎(chǔ)上,通過硬件平臺完成了1.6 GHz采樣率32子通道數(shù)字信道化的硬件實(shí)現(xiàn)。在硬件實(shí)現(xiàn)過程中,介紹了算法的實(shí)現(xiàn)流程,對信道化關(guān)鍵模塊——并行FFT模塊的實(shí)現(xiàn)方法進(jìn)行了重點(diǎn)介紹,并探討了硬件模塊與高速ADC數(shù)據(jù)接口方法,最后在硬件平臺上對系統(tǒng)進(jìn)行了實(shí)際測試,性能指標(biāo)達(dá)到了設(shè)計要求,模塊運(yùn)行正確可靠。

        數(shù)字信道化;多相濾波;現(xiàn)場可編程門陣列

        0 引 言

        作為電子戰(zhàn)的重要組成部分,電子偵察在現(xiàn)代化的信息戰(zhàn)爭時代扮演著較重要的角色。為實(shí)現(xiàn)對非合作信號的偵察接收與高概率截獲,電子偵察接收機(jī)常常需要較大的瞬時帶寬覆蓋、較高的接收靈敏度和較大的動態(tài)范圍。相伴于電子技術(shù)的發(fā)展,電子偵察接收機(jī)先后經(jīng)歷過晶體接收機(jī)、瞬時測頻接收機(jī)、超外差接收機(jī)、信道化接收機(jī)等多種形態(tài)。而其中信道化接收機(jī)利用并行的多個信道對信號進(jìn)行覆蓋,既具有外差式接收機(jī)的高靈敏度、高動態(tài),又具有晶體接收機(jī)、瞬時測頻接收機(jī)的寬頻率覆蓋,為較理想的電子偵察接收機(jī)體制?;跀?shù)字信號處理技術(shù)的數(shù)字信道化接收機(jī)因其在保證高靈敏度、大動態(tài)與瞬時覆蓋接收的同時還具有信道一致性高、功耗較低、體積較小的優(yōu)點(diǎn)而越來越得到廣泛的應(yīng)用。[1-3]

        1 基于多相濾波的數(shù)字信道化高效結(jié)構(gòu)

        常規(guī)的數(shù)字信道化低通實(shí)現(xiàn)形式通過與多個不同頻率本振數(shù)字混頻和濾波抽取后將寬帶接收信號搬移到基帶,如圖1所示。

        圖1 實(shí)信號濾波器組的低通實(shí)現(xiàn)

        (1)

        (2)

        則有

        (3)

        (4)

        式中

        圖2 信道化接收機(jī)模型

        2 數(shù)字信道化接收機(jī)的實(shí)現(xiàn)

        數(shù)字信道化接收機(jī)的硬件平臺主要由高速采樣ADC和處理FPGA組成。在實(shí)際使用時,前端接收機(jī)將接收到的射頻信號轉(zhuǎn)換為1.2GHz中頻帶通信號送至本平臺。在本平臺中,ADC通過帶通采樣模式,以1.6GHz采樣速率完成對該1.2GHz中頻信號的數(shù)字化,然后在FPGA內(nèi)完成數(shù)字信道化處理。ADC選用Ti公司的ADC12D1800,F(xiàn)PGA選用Xilinx公司的XC7VLX485T。根據(jù)實(shí)際工程需求,設(shè)計子信道數(shù)K和抽取系數(shù)M為32,信道化后的數(shù)據(jù)率為50MSps。

        2.1 高速模數(shù)轉(zhuǎn)換

        ADC12D1800芯片集成了兩路獨(dú)立的ADC轉(zhuǎn)換器,具有12bit量化精度,每個通道最大1.8GHz采樣率,并可通過交錯采樣,實(shí)現(xiàn)最大單通道3.6GHz的采樣速率。其數(shù)據(jù)接口采用LVDS接口,內(nèi)部集成了1∶1MUX或1∶2MUX,將輸出的數(shù)據(jù)率降低。本文中ADC工作在1.6GHz采樣率,采用1∶2MUX輸出,每一路MUX的輸出采用DDR模式,工作時鐘為400MHz。

        2.2 高速數(shù)據(jù)的并行接收

        為了保證數(shù)據(jù)的有效接收,避免時鐘沿的不穩(wěn)定狀態(tài),數(shù)據(jù)與時鐘的相對延時要求非常嚴(yán)格。決定數(shù)據(jù)和時鐘的相對延時有兩個因素:一是PCB板上時鐘和數(shù)據(jù)走線長度,布線時控制并行線間和時鐘的誤差在5個mil以內(nèi);二是FPGA芯片內(nèi)部的IO口延時和走線長度,該因素可借助FPGA內(nèi)部的IDelay模塊進(jìn)行訓(xùn)練和延遲調(diào)節(jié)補(bǔ)償以實(shí)現(xiàn)ADC數(shù)據(jù)穩(wěn)定正確接收。

        2.3 基于ISERDES的串并轉(zhuǎn)換

        如前所述,F(xiàn)PGA與ADC接口時鐘為400MHz,實(shí)際數(shù)據(jù)傳輸率為800MHz,通常FPGA內(nèi)部處理邏輯達(dá)不到該速率,因此需要對ADC輸入的高速數(shù)據(jù)進(jìn)行降速并行處理。這里借助FPGA內(nèi)部串并轉(zhuǎn)換器(dedicatedIOBinputdeserializer,ISERDES)硬件來完成該功能。ISERDES由串并轉(zhuǎn)換器(serialtoparallelconverter)、數(shù)控延時單元(IDELAY)和滑動比特模塊(BITSLIP)3部分組成。ISERDES支持單數(shù)據(jù)率(SDR)或雙數(shù)據(jù)率兩種采樣模式,IDELAY具有64步長的延時調(diào)節(jié)功能,可以補(bǔ)償布線的時延。BITSLIP可以重新排列輸入的并行數(shù)據(jù)流。本平臺設(shè)計ISERDES工作在1∶4的DDR模式,在FPGA內(nèi)部得到200M的數(shù)據(jù)流,結(jié)合AD芯片內(nèi)部的1∶2MUX完成對采樣信號的8倍降速并行處理。

        2.4 信號處理的實(shí)現(xiàn)

        信道化接收機(jī)信號處理主要包括抽取、數(shù)字下變頻、多相濾波和并行FFT。設(shè)計充分利用XILINX提供的成熟的IP核,并對算法中的一些運(yùn)算進(jìn)行優(yōu)化。

        2.4.1 多相下變頻

        2.4.2 多相FIR濾波器

        根據(jù)子通道帶寬和抑制比要求,利用FDATool設(shè)計濾波器系數(shù),設(shè)計得到濾波器階數(shù)為256,帶寬為12.5MHz,阻帶抑制比為60dB。由于是對復(fù)信號進(jìn)行濾波,得到的信號帶寬為25MHz。將濾波器系數(shù)進(jìn)行抽取,得到多相濾波的每個子濾波器為8階。FPGA內(nèi)部的邏輯時鐘為200MHz,而FIR濾波器的數(shù)據(jù)率為50MHz,故對濾波器進(jìn)行1∶4的復(fù)用,降低資源消耗。信道濾波器幅度響應(yīng)如圖3所示。

        圖3 信道濾波器圖

        2.4.3 并行FFT單元

        并行FFT核是該算法實(shí)現(xiàn)的關(guān)鍵技術(shù)之一。設(shè)計采用Xilinx公司串行的FFTIPCore為基礎(chǔ)來進(jìn)行并行FFT處理。實(shí)現(xiàn)的核心是將輸入的并行數(shù)據(jù)轉(zhuǎn)換成串行數(shù)據(jù),同時保證能不間斷地對輸入的并行數(shù)據(jù)進(jìn)行轉(zhuǎn)換處理。本設(shè)計采用32點(diǎn)并行FFT,輸入的數(shù)據(jù)分成組,每組32個數(shù)據(jù),對每組的32個數(shù)據(jù)分別進(jìn)行并串轉(zhuǎn)換,輸入串行FFT核,共采用8個FFT核,每個FFT核都是32點(diǎn)串行FFT核。每組數(shù)據(jù)延時一個時鐘周期,同時每路FFT核輸出結(jié)果的延時是一定的。所以,八路輸出結(jié)果也是每路數(shù)據(jù)比上一路延時一個時鐘周期。對輸出結(jié)果進(jìn)行并串轉(zhuǎn)換,實(shí)現(xiàn)了并行的數(shù)據(jù)輸入和并行的數(shù)據(jù)輸入的效果。由于輸入數(shù)據(jù)和輸出數(shù)據(jù)的時序關(guān)系,保證了數(shù)據(jù)的連續(xù)輸入和連續(xù)輸出。實(shí)現(xiàn)框圖如圖4所示。

        圖4 利用串行FFT IP核構(gòu)建并行FFT算法模型

        3 實(shí)現(xiàn)與測試結(jié)果

        利用XILINX設(shè)計軟件Vivado對設(shè)計結(jié)果進(jìn)行綜合、布局布線,生成比特流下載進(jìn)FPGA芯片,通過前端輸入功率為0dBm、頻率為1.2GHz的連續(xù)波,通過開發(fā)環(huán)境的調(diào)試窗口抓取數(shù)據(jù),將數(shù)據(jù)導(dǎo)入Matlab進(jìn)行分析,得到如圖5所示的結(jié)果。從圖中可以看出,信號的無雜散動態(tài)范圍大于60dB,計算得到ADC的有效位為8.6bit。

        將輸入信號功率降低為-50dBm,頻率同樣為1.2GHz,脈寬0.1μs,脈沖重復(fù)周期0.2μs,信號應(yīng)在2、3信道輸出,選擇3信道抓取輸出結(jié)果。圖5中前4條信號為ADC輸入的原始數(shù)據(jù)。從圖中可以看出,信號已經(jīng)淹沒在噪聲中,最下面的兩條線為信號對應(yīng)的信道輸出的信號,分別為I路和Q路,此處信號的信噪比得到明顯的提升。

        圖5 ADC數(shù)據(jù)頻譜圖

        測試子信道分離度和抑制比。在ADC輸入端疊加兩個正弦信號,其中一個頻率為1 210MHz,功率0dBm,另一個頻率1 344MHz,功率-35dBm。通過Vivado調(diào)試接口抓取子信道數(shù)據(jù)并進(jìn)行頻譜分析,結(jié)果如圖7所示。從圖中可以看出,兩個信號分別從3、21號子信道輸出。信道3為1 210MHz的輸出信道(如圖8(a)所示),其功率為10dBm左右,顯示功率未標(biāo)校,利用相對值測量信道抑制比。圖8(b)為非信號輸出信道,其邊緣的峰值為泄露的信號,從圖中得到其功率為-50dBm左右,可以得到其差值為60dB左右。

        圖6 ADC原始數(shù)據(jù)與信道化輸出結(jié)果

        圖7 部分信道輸出頻譜圖

        (a)

        (b)

        4 結(jié)束語

        結(jié)合工程實(shí)踐,筆者推導(dǎo)出基于多相濾波的數(shù)字信道化高效結(jié)構(gòu)。該結(jié)構(gòu)有效地降低了運(yùn)算量和FPGA邏輯和運(yùn)算資源,使算法的實(shí)時硬件實(shí)現(xiàn)變?yōu)榭赡?。在高效?shí)現(xiàn)算法基礎(chǔ)上,利用FPGA完成了1.6 GHz采樣率的32通道信道化接收機(jī)。經(jīng)過測試,該接收機(jī)可有效分離不同頻率的信號,信道外信號抑制比達(dá)到60 dB,能夠滿足寬帶電子偵察接收機(jī)需求。

        [1] 楊小牛,樓才義,徐建良.軟件無線電原理與應(yīng)用[M].北京:電子工業(yè)出版社,2001.

        [2] 楊靜,呂幼新.高效數(shù)字信道化IFM接收機(jī)的研究[J].電子科技大學(xué)學(xué)報,2005, 34(1):444-447.

        [3] 周欣,吳瑛.基于多相濾波的寬帶接收機(jī)信道化算法研究[J].現(xiàn)代雷達(dá),2006,28(11):71-74.

        Design and implementation of digital channelized receiver

        LYU Chen-yang, WU Ming-xi

        (No.724 Research Institute of CSIC, Nanjing 211153)

        Based on the derived highly-efficient implementation form of the digital channelization of the real signals, the hardware implementation of the 32-subchannel digital channelization is completed with the sampling rate of 1.6 GHz through the hardware platform. In the process of the hardware implementation, the implementation process of the algorithm is introduced with emphasis on the implementation method of the parallel FFT module, the key module of the channelization. Besides, the data interface method of the high-speed ADC and the hardware module is discussed. Finally, the system is tested on the hardware platform, indicating that its performance specifications meet the design requirements and the module operates correctly and reliably.

        digital channelization; multi-phase filter; FPGA

        2017-04-21;

        2017-04-27

        呂晨陽(1989-),男,工程師,碩士,研究方向:雷達(dá)信號處理;武明西(1983-),男,高級工程師,碩士,研究方向:雷達(dá)信號處理。

        TN85

        A

        1009-0401(2017)02-0041-04

        猜你喜歡
        延時接收機(jī)時鐘
        別樣的“時鐘”
        基于級聯(lián)步進(jìn)延時的順序等效采樣方法及實(shí)現(xiàn)
        古代的時鐘
        一種用于調(diào)幅接收機(jī)AGC的設(shè)計與實(shí)現(xiàn)
        一種面向ADS-B的RNSS/RDSS雙模接收機(jī)設(shè)計
        電子制作(2018年19期)2018-11-14 02:36:40
        有趣的時鐘
        數(shù)字接收機(jī)故障維修與維護(hù)
        電子制作(2016年1期)2016-11-07 08:42:41
        基于多接收機(jī)的圓周SAR欺騙干擾方法
        時鐘會開“花”
        Two-dimensional Eulerian-Lagrangian Modeling of Shocks on an Electronic Package Embedded in a Projectile with Ultra-high Acceleration
        精品国产一区二区三区av免费| 日本丰满熟妇hd| 双乳被一左一右吃着动态图| 亚洲欧美日韩高清中文在线| 亚洲性啪啪无码av天堂| 中字幕久久久人妻熟女| 无码中文字幕专区一二三| 久久这黄色精品免费久| 国产免费二区三区视频| a级毛片免费观看在线播放| 国产又爽又粗又猛的视频| 色狠狠av老熟女| 久久频精品99香蕉国产| 日韩人妻有码中文字幕| 亚洲乱妇熟女爽到高潮视频高清| 亚洲s色大片在线观看| 成人爽a毛片在线视频| 国产精品天堂avav在线| 久久伊人中文字幕有码久久国产| 中文字幕在线乱码亚洲| 在线观看的网站| 中文人妻av久久人妻18| 五月天无码| 国产精品高清免费在线| 国产精品蝌蚪九色av综合网| 天天做天天爱天天综合网2021| 亚洲中文字幕无码爆乳av| 亚洲一区二区成人在线视频| 日本不卡视频一区二区三区| 日韩亚洲欧美久久久www综合 | 国产人妻人伦精品1国产盗摄 | 少妇人妻在线无码天堂视频网| 精品香蕉久久久爽爽| 18禁黄无遮挡免费网站| 日本美女中文字幕第一区| 亚洲一区二区三区蜜桃| 国产免费拔擦拔擦8x高清在线人| 超薄肉色丝袜一区二区| 日韩av一区二区三区精品| 青青草成人免费在线视频| 午夜理论片yy6080私人影院|