亚洲免费av电影一区二区三区,日韩爱爱视频,51精品视频一区二区三区,91视频爱爱,日韩欧美在线播放视频,中文字幕少妇AV,亚洲电影中文字幕,久久久久亚洲av成人网址,久久综合视频网站,国产在线不卡免费播放

        ?

        高速可變速率QPSK模擬源設計與實現(xiàn)

        2015-06-24 14:42:25田之俊段旭
        無線電工程 2015年11期
        關鍵詞:數(shù)傳時鐘濾波器

        田之俊,段旭

        (中國電子科技集團公司第五十四研究所,河北 石家莊 050081)

        高速可變速率QPSK模擬源設計與實現(xiàn)

        田之俊,段旭

        (中國電子科技集團公司第五十四研究所,河北 石家莊 050081)

        通信系統(tǒng)帶寬與速率逐步提高,要求與之匹配的模擬源速率相應提高。介紹一種高速且可變速率的QPSK調制模擬源的實現(xiàn)方案,數(shù)據(jù)速率為20~600 Mbps且每bit可變。詳細描述了核心并行數(shù)控振蕩器(NCO)及成型濾波模塊的設計與實現(xiàn),對工程應用以及測試結果進行了分析。結果表明模擬源各項功能指標達到了設計要求,設計靈活,可擴展性強,滿足多速率通信系統(tǒng)的測試要求。

        可變速率;QPSK;模擬源;數(shù)字控制振蕩器

        0 引言

        四相相移鍵控(QPSK)是一種多進制調制方式,其基本思想就是利用4種不同相位來表征需要傳輸?shù)臄?shù)字信息特性。QPSK抗干擾能力強,具有較高的頻譜利用率和較好的誤碼性能,且實現(xiàn)復雜度較小,解調理論成熟,在衛(wèi)星通信、移動通信等領域得到廣泛的應用[1]。

        隨著數(shù)字通信技術的飛速發(fā)展,數(shù)據(jù)傳輸業(yè)務不斷增加,相應數(shù)據(jù)傳輸速率也越來越高。目前國內高達600 Mbps的數(shù)據(jù)傳輸系統(tǒng)正在研制,與之相對應的模擬源測試系統(tǒng)的需求也越來越迫切?,F(xiàn)有的QPSK模擬源大多數(shù)據(jù)速率較低,且功能單一,不能滿足高速數(shù)傳系統(tǒng)多速率的測試要求[2]。針對這一問題,提出了基于FPGA的數(shù)字式高速可變速率模擬源的方案。

        1 模擬源方案

        針對高速數(shù)傳系統(tǒng)的測試要求,模擬源的指標要求如下:

        ①載波:720 MHz/1 200 MHz;

        ②多普勒:范圍±1 MHz,變化率45 kHz/s;

        ③掃描方式:正弦、線性;

        ④符號速率:20~600 Mbps每bit可變。

        模擬源方案框圖如圖1所示。

        圖1 模擬源方案

        要求數(shù)據(jù)速率為20~600 Mbps,且每bit連續(xù)可變,對于QPSK調制,相當于數(shù)據(jù)時鐘在10~300 MHz范圍內連續(xù)可變,精度小于1 Hz。這在FPGA內部無法實現(xiàn),考慮采用高速DAC實現(xiàn)。通過并行NCO算法,控制高速DAC產生40~1 200 MHz的時鐘信號,四分頻后給FPGA作為可變的數(shù)據(jù)時鐘。同時將時鐘信號分路后作為2個數(shù)據(jù)DAC的工作時鐘,將4倍內插、成型濾波后的I路和Q路數(shù)據(jù)轉換成模擬信號輸出,經過模擬正交調制及帶通濾波后輸出QPSK調制模擬源信號。

        模擬源通過通信接口接收監(jiān)控計算機下發(fā)的基帶數(shù)據(jù)以及控制指令?;鶐?shù)據(jù)存儲到緩存模塊,然后經過成型濾波器發(fā)送給數(shù)據(jù)DAC??刂浦噶畎〝?shù)據(jù)速率和載波動態(tài)2種。數(shù)據(jù)速率指令通過下發(fā)頻率控制字的方式控制并行NCO產生相應頻率的數(shù)據(jù)時鐘;載波動態(tài)指令控制本振模塊產生相應動態(tài)特性的載波,包括線性掃描和正弦掃描2種模式,掃描范圍和掃描速率等可設置。

        2 核心模塊設計

        2.1 并行NCO設計實現(xiàn)

        由方案分析可知,需產生最高頻率為1 200 MHz的時鐘信號,要求高速DAC的轉換速率大于2.5 Gsps。根據(jù)FPGA內部工作頻率要求,采用16倍降速處理,即16路NCO模塊并行實現(xiàn)[3,4]。

        設需要產生的時鐘信號表達式為:

        式中,fs為采樣頻率;f0為輸出信號頻率;n為采樣點。16倍降速處理,對于每一路相當于對原始信號進行16倍抽取,并且每一路都有一個初始相位。設每路信號表達式為:

        式中,fs′為各通道等效采樣率;θi為各通道初始相位。根據(jù)數(shù)據(jù)抽取理論[2],有fs′=fs/16,且相鄰通道之間的相位差一個采樣點,即

        故各通道初始相位為:

        由于原始頻率控制字為:

        式中,N為頻率控制字位寬。則并行NCO各通道的頻率控制字為:

        各通道初始相位控制字為:

        將式(3)、式(4)和式(5)帶入可得:

        因此根據(jù)需要產生的時鐘頻率控制字,可計算出并行16個NCO的頻率控制字與相位控制字,從而同時得到16個采樣數(shù)據(jù),發(fā)送給高速DAC,完成時鐘信號的產生。

        2.2 成型濾波器設計實現(xiàn)

        2.2.1 成型濾波器設計

        為了節(jié)約頻譜資源,減小碼間串擾,降低誤碼率,需要對發(fā)射信號進行帶限,即成型濾波。根據(jù)奈奎斯特準則要求以及信號頻譜特性,通常采用平方根升余弦濾波器,其傳輸特性[5,6]為:

        式中,T為碼元周期;α為滾降系數(shù),定義為α=fΔ/fN,如圖2所示,fN為無碼間串擾的理想低通特性帶寬,即奈奎斯特帶寬,fΔ為超出奈奎斯特帶寬的擴展量。濾波器帶寬B=fΔ+fN=(1+α)fN,而頻帶利用率定義為:

        可見α越大,頻譜在截止頻率處越光滑,但是頻譜利用率越低,需要根據(jù)實際情況綜合考慮[7,8]。

        圖2 滾降定義

        由開始分析知,本方案成型濾波為4倍內插濾波器,通過MATLAB工具FDATOOL進行仿真,綜合考慮各指標以及實現(xiàn)難易程度,確定采用α=0.6、階數(shù)32的平方根升余弦濾波器。假設其系數(shù)h0,…,h31,則濾波器可表示為:

        式中,x(n)為基帶數(shù)據(jù)映射值,數(shù)據(jù)1映射成1,0映射成-1。采用4倍內插多相結構,如果x(n)≠0,則有[9,10]

        故有

        同理可得

        最高工作頻率1 200 MHz的32階內插濾波器,通過多相結構,可采用4個300 MHz的8階濾波器實現(xiàn),每個濾波器系數(shù)為原始濾波器系數(shù)的4倍抽取,大大降低實現(xiàn)難度。

        2.2.2 成型濾波DA算法實現(xiàn)

        FPGA內部的高速濾波器通常采用分布式(DA)算法實現(xiàn),即將乘加運算通過查找表、移位和累加等操作實現(xiàn),提高運算速度,其實現(xiàn)結構如圖3所示[11,12]。

        圖3 DA算法實現(xiàn)結構

        系數(shù)表預先存儲到查找表中,數(shù)據(jù)x(n)相應的位拼接組合作為查找表的地址,輸出的數(shù)據(jù)乘以相應的2的冪次方后經過流水線加法器進行累加,最終得到濾波結果y(n)。其中N為濾波器階數(shù),B為x(n)的位寬。

        鑒于系統(tǒng)的特殊性,基帶數(shù)據(jù)為單比特1/0數(shù)據(jù),映射后為1/-1,將求和運算整合到查找表中,通過查表就可完成整個濾波運算。實現(xiàn)框圖如圖4所示。

        圖4 成型濾波實現(xiàn)

        將4組系數(shù)分別整合成4個查找表,使用ROM實現(xiàn),其深度為28=256,8為各濾波器階數(shù)。位寬根據(jù)數(shù)據(jù)DAC的分辨率確定,為12位。濾波后并行數(shù)據(jù)由LVDS發(fā)送模塊提速后輸出給數(shù)據(jù)DAC。其中查找表內容如表1所示。

        表1 查找表

        3 工程實現(xiàn)與應用

        3.1 平臺實現(xiàn)

        基于核心算法模塊,處理器選用Altera公司FPGA-EP3SL340,其充足的內部資源及良好性能保證高速采集、存儲和處理的順利完成。

        高速DAC選用e2v公司的12位高速DAC芯片EV12DS130,最高轉換速率可達3 Gsps。綜合考慮,取采樣速率為2.7 Gbps,為了FPGA能穩(wěn)定工作,采用16倍降速處理,F(xiàn)PGA內部工作時鐘為168.75 MHz。為了保證數(shù)據(jù)速率精度,取32位的頻率控制字以及相位控制字,輸出時鐘信號精度為2.7 GHz/232=0.629 Hz,數(shù)據(jù)時鐘精度為0.629/4=0.157 Hz,遠小于1 Hz,滿足要求。

        數(shù)據(jù)DAC選用ADI的12位DAC芯片AD9735,最高轉換速率1 200 Msps,對應FPGA內部最高工作頻率300 MHz,滿足實現(xiàn)要求。由于數(shù)據(jù)速率覆蓋范圍大,AD9735轉換速率從40~1 200 Msps,在不同頻段對數(shù)據(jù)時延要求不同,需要通過其SPI控制端口調整LVDS控制寄存器的數(shù)據(jù)建立、保持時間,保證時序穩(wěn)定,輸出頻譜純凈。

        3.2 應用與分析

        目前模擬源已在某高速數(shù)傳系統(tǒng)中得到應用,各模塊工作正常,各項功能及技術指標均達到了設計要求。通過監(jiān)控指令可靈活控制調制數(shù)據(jù)速率,滿足系統(tǒng)多種情況的測試要求。

        針對大范圍數(shù)據(jù)速率下的時序問題,模擬源自動根據(jù)數(shù)據(jù)速率估算數(shù)據(jù)DAC的延時要求,通過內部LVDS控制寄存器微調數(shù)據(jù)總線的時延,包括數(shù)據(jù)建立時間和保持時間,保證時序穩(wěn)定。

        4 結束語

        采用高性能FPGA為算法核心,轉換速率高達3 Gsps的超高速DAC為基礎,輔助2個高速DAC開發(fā)的硬件平臺,為高速模擬源的實現(xiàn)提供了硬件基礎;并行NCO、多相濾波器等高速并行數(shù)字信號處理算法的研究、推導與分析,為數(shù)字式模擬源實現(xiàn)提供了理論依據(jù);通過高速時序設計、時序約束等設計調試方法,保證了模擬源各項功能指標的穩(wěn)定可靠。測試和實際使用證明,該模擬源系統(tǒng)操作簡單、使用方便、功能強大、工作穩(wěn)定可靠,達到了預期的設計目標。

        [1]郝英川,吳海燕.采用FPGA實現(xiàn)突發(fā)QPSK調制器[J].無線電工程,2007,37(1):59-60.

        [2]鄧建華.高速數(shù)傳系統(tǒng)中的直接數(shù)字射頻調制解調技術[D].成都:電子科技大學,2003.

        [3]費義偉.基于FPGA的調制解調器的設計[D].哈爾濱:哈爾濱工業(yè)大學,2007.

        [4]竇宇洋.衛(wèi)星通信中的高速數(shù)傳調制技術研究[D].長沙:國防科學技術大學,2003.

        [5]皇甫堪,陳建文,樓生強.現(xiàn)代數(shù)字信號處理[M].北京:電子工業(yè)出版社,2003:401-475.

        [6]張松軼.基于FPGA的平方根升余弦濾波器設計[J].無線電通信技術,2012,38(3):43-46.

        [7]李愛紅,肖山竹,張 琛,等.高速成形濾波器的設計與實現(xiàn)[J].電路與系統(tǒng)學報,2006,11(5):90-92.

        [8]張 琛,朱 江,張爾揚.高速數(shù)傳系統(tǒng)中成形濾波器的研究[J].通信技術,2002(10):18-19.

        [9]楊小牛,樓才義,徐建良.軟件無線電原理與應用[M].北京:電子工業(yè)出版社,2001:8-57.

        [10]陳東華.升余弦滾降基帶成形內插濾波器的FPGA實現(xiàn)[J].華僑大學學報,2006,27(3):310-312.

        [11]張維良,郭興波,潘長勇.平方根升余弦滾降FIR數(shù)字濾波器的設計[J].電訊技術,2002(6):51-55.

        [12]張建偉,展雪梅.FIR數(shù)字濾波器的設計與實現(xiàn)[J].無線電工程,2010,40(6):54-56.

        Design and Implementation of High and Variable Rate QPSK Signal Simulator

        TIAN Zhi-jun,DUAN Xu
        (The 54th Research Institute of CETC,Shijiazhuang Hebei 050081,China)

        The bandwidth and data rate of communication systems are gradually increasing,which requires a corresponding increase in the rate of the simulating source.The implementation scheme of a high and variable data rate QPSK simulating source is introduced,in which the data rate changes from 20 to 600 Mbps with an accuracy of one bit.The design and implementation of the core module including the parallel numerical controlled oscillator and the shaping filter are described in detail.The system engineering appli-cations and test results are analyzed.The results show that the function specifications of the simulating source meet the design require-ments.The system is flexible and easily expanded,which meets the test requirements of multi-rate communication system.

        variable data rate;QPSK;signal simulator;NCO

        TTN911

        A

        1003-3106(2015)11-0077-04

        10.3969/j.issn.1003-3106.2015.11.20

        田之俊,段 旭.高速可變速率QPSK模擬源設計與實現(xiàn)[J].無線電工程,2015,45(11):77-80.

        田之俊男,(1986—),碩士,工程師。主要研究方向:航天測控、陣列信號處理。

        2015-08-21

        國家部委基金資助項目。

        段 旭男,(1981—),高級工程師。主要研究方向:航天測控、通信與信號處理。

        猜你喜歡
        數(shù)傳時鐘濾波器
        基于無擾濾波器和AED-ADT的無擾切換控制
        別樣的“時鐘”
        基于數(shù)傳電臺的靶彈測控系統(tǒng)設計
        古代的時鐘
        從濾波器理解卷積
        電子制作(2019年11期)2019-07-04 00:34:38
        嫦娥衛(wèi)星數(shù)傳副瓣信號的干涉測量研究與精度驗證
        載人航天(2019年1期)2019-03-07 01:41:02
        開關電源EMI濾波器的應用方法探討
        電子制作(2018年16期)2018-09-26 03:26:50
        有趣的時鐘
        時鐘會開“花”
        基于TMS320C6678的SAR方位向預濾波器的并行實現(xiàn)
        美国少妇性xxxx另类| 中文字幕乱码亚洲美女精品一区| 91精品国产综合久久国产| 亚洲综合av一区二区三区蜜桃| 免费人成网ww555kkk在线| 国产成人综合一区二区三区| 国产在线一区二区视频免费观看| 免费在线视频亚洲色图| 精品国产第一国产综合精品| 无码人妻精品一区二区三18禁| 国产福利97精品一区二区| 久久久人妻精品一区bav| 免费网站内射红桃视频| 欧美熟妇精品一区二区三区| 精品欧洲AV无码一区二区免费| 久久99精品久久只有精品| 久久96国产精品久久久| 久久av无码精品人妻出轨| 久久亚洲精彩无码天堂| 大屁股流白浆一区二区三区| 女人被爽到高潮视频免费国产 | 国产亚洲午夜高清国产拍精品不卡| 日本免费一区二区三区在线播放| 亚洲国产精品久久人人爱| 日本a在线看| 久久精品一区二区三区夜夜| 人妻无码第一区二区三区| 午夜一区欧美二区高清三区| 毛片在线啊啊| 成人av一区二区三区四区| 久久综合亚洲色一区二区三区| 熟妇与小伙子matur老熟妇e| 一区二区三区四区在线观看视频| 日韩中文字幕有码午夜美女| 国产99久久精品一区二区| 国产chinese在线视频| 久久精品熟女亚洲av香蕉| 国产又爽又黄又刺激的视频| 免费看奶头视频的网站| 日本一区人妻蜜桃臀中文字幕| 国产精品二区一区二区aⅴ污介绍|