亚洲免费av电影一区二区三区,日韩爱爱视频,51精品视频一区二区三区,91视频爱爱,日韩欧美在线播放视频,中文字幕少妇AV,亚洲电影中文字幕,久久久久亚洲av成人网址,久久综合视频网站,国产在线不卡免费播放

        ?

        一款可綜合全數(shù)字鎖相環(huán)設(shè)計(jì)與分析*

        2015-03-19 00:36:40俞思辰黃永勤
        關(guān)鍵詞:粗調(diào)鎖相環(huán)環(huán)路

        趙 信,俞思辰,閔 昊,王 飆,黃永勤

        (上海高性能集成電路設(shè)計(jì)中心,上海210000)

        1 引言

        由于全數(shù)字鎖相環(huán)ADPLL(All Digital PLL)擁有較高的集成度、靈活的配置性、快速的工藝可移植性以及不遜于模擬鎖相環(huán)的相位噪聲特性,可以解決模擬電路中電壓裕度不足、無(wú)源器件面積過(guò)大、抗噪聲能力不強(qiáng)、鎖定速度慢以及工藝的不可移植等瓶頸問(wèn)題,所以從ADPLL 提出之日起,就受到了廣泛的關(guān)注和研究。

        目前業(yè)內(nèi)所提到的ADPLL 的數(shù)控振蕩器通常采用LC振蕩器設(shè)計(jì),并未實(shí)現(xiàn)一個(gè)完全數(shù)字化的設(shè)計(jì),主要原因在于完全數(shù)字電路設(shè)計(jì)的DCO(Digital Control Oscillator)的最小調(diào)整精度不高,導(dǎo)致量化噪聲比較大。但是,隨著工藝的提高,單個(gè)反相器的延時(shí)已經(jīng)減小到10皮秒以?xún)?nèi),那么數(shù)控振蕩器(DCO)數(shù)字量化噪聲變得可以接受。受益于工藝的進(jìn)步,全數(shù)字鎖相環(huán)的抖動(dòng)性能理論上可以控制在一個(gè)反相器的最小延時(shí)以?xún)?nèi)(即10ps以?xún)?nèi))。

        現(xiàn)今,基本的ADPLL系統(tǒng)結(jié)構(gòu)基本可分為四種:(1)Staszewski R B 等人[1](TI公司)在ISSCC 2004上發(fā)表的系統(tǒng)結(jié)構(gòu);(2)Perrott M H 等人[2](MIT)在JSSC 2008 上 發(fā) 表 的 系 統(tǒng) 結(jié) 構(gòu);(3)Chang H H 等人[3](MTK 公司)在ISSCC 2008上發(fā)表的系統(tǒng)結(jié)構(gòu);(4)Rylyakov A V 等人[4](IBM公司)在ISSCC 2008上發(fā)表的系統(tǒng)結(jié)構(gòu)。

        這四種ADPLL 系統(tǒng)結(jié)構(gòu)都能很容易地實(shí)現(xiàn)分?jǐn)?shù)分頻,后面提出的ADPLL結(jié)構(gòu)大多在此四種結(jié)構(gòu)的基礎(chǔ)上加以改進(jìn)。但是,以上結(jié)構(gòu)都包含部分模擬電路,沒(méi)有實(shí)現(xiàn)完全意義上的全數(shù)字設(shè)計(jì)。本文將基于Staszewski R B提出的結(jié)構(gòu)進(jìn)行改進(jìn),提出一款全新的全數(shù)字鎖相環(huán),該結(jié)構(gòu)全部采用標(biāo)準(zhǔn)單元進(jìn)行設(shè)計(jì),可使用EDA 工具進(jìn)行綜合實(shí)現(xiàn)。該結(jié)構(gòu)具有設(shè)計(jì)周期短、工藝可移植能力強(qiáng)和抗噪聲能力強(qiáng)等優(yōu)點(diǎn),而且抖動(dòng)性能可達(dá)ps級(jí)別。

        2 全數(shù)字鎖相環(huán)結(jié)構(gòu)

        如圖1所示,整個(gè)ADPLL系統(tǒng)環(huán)路主要包含有Reference Phase Accumulator、Variable Phase Accumulator、TDC(Time to Digital Converter)、Retiming FREF、DCO Period Normalization、Phase Detector、Loop Filter、DCO Gain Normalization、Sigma-Delta Modulator和DCO。而在環(huán)路之外,還包含有Presetting OTW_C 和Adaptive Lock and Unlock Controller等環(huán)路控制模塊。

        整個(gè)ADPLL的系統(tǒng)時(shí)鐘CKR 是由Retiming FREF模塊產(chǎn)生的,該模塊有兩個(gè)作用,一是產(chǎn)生同步時(shí)鐘CKR,另外一個(gè)是采用一定機(jī)制避免時(shí)鐘的亞穩(wěn)態(tài)。

        在整個(gè)環(huán)路當(dāng)中,Reference Phase Accumulator 和Variable Phase Accumulator 將 分 別 對(duì)FREF和CKV(DCO 的輸出)的整數(shù)部分相位進(jìn)行累加(一個(gè)CKV 周期為一個(gè)單位相位),Reference Phase Accumulator在每個(gè)FREF 周期累加FCW,F(xiàn)CW 即為倍頻的倍數(shù),Variable Phase Accumulator在每個(gè)CKV 周期累加1。FREF 與CKV 之間的小數(shù)部分相位差則由TDC 和DCO Period Normalization 來(lái)估算。TDC 的輸出不能以整數(shù)的形式直接給DCO 使用,因?yàn)闀r(shí)間分辨率是一個(gè)可變的參數(shù),必須通過(guò)DCO Period Normalization來(lái)歸一化,轉(zhuǎn)化為相位誤差之后給PD使 用。PD 將Reference Phase Accumulator 和Variable Phase Accumulator的計(jì)數(shù)值相減,然后與TDC 的輸出相加,便得到了FREF 和CKV 的相位差。相位差通過(guò)Loop Filter濾波,PLL 一般分為兩個(gè)階段,捕獲階段和鎖定階段,捕獲階段為了加快捕獲,要求PLL的帶寬大,但是會(huì)損失噪聲性能,進(jìn)入鎖定階段后,要求PLL 的帶寬小,噪聲性能好,為了保證不同階段的無(wú)縫對(duì)接,在設(shè)計(jì)Loop Filter時(shí)采用了Gear Shifting技術(shù),保證增益的一致性。為了得到更好的噪聲性能和精確的頻率響應(yīng)特性,這里在精調(diào)階段使用了IIR 濾波器。

        DCO Gain Normalization是為了消除PVT 對(duì)環(huán)路增益的影響,通過(guò)DCO 增益估計(jì)技術(shù),使得DCO 和DCO Gain Normalization整體增益為一個(gè)常數(shù),這樣便抵消了PVT 變化對(duì)DCO 增益的影響。Sigma-Delta Modulator用來(lái)減少小數(shù)部分的spurs,但是會(huì)增加噪聲。

        Figure 1 ADPLL structure圖1 ADPLL結(jié)構(gòu)

        而在環(huán)路之外,ADPLL 的整個(gè)鎖定過(guò)程(從粗調(diào)到精調(diào)的過(guò)程)以及失鎖過(guò)程都將由Adaptive Lock and Unlock Controller模塊進(jìn)行自動(dòng)檢測(cè)并加以控制;另外,由于此次設(shè)計(jì)的DCO 粗調(diào)模式擁有常數(shù)KDCO特性,因此可以通過(guò)Presetting OTW_C 模塊來(lái)預(yù)先設(shè)定DCO 粗調(diào)模式的控制位,從而加速ADPLL的粗調(diào)鎖定過(guò)程。

        此系統(tǒng)架構(gòu)與Staszewski R B 所提出的ADPLL架構(gòu)非常類(lèi)似,它們的不同之處在于:(1)DCO Gain Normalization只被應(yīng)用在精調(diào)(Tracking Mode)模式下。這主要是由于在粗調(diào)模式的鎖定過(guò)程中,DCO Gain Normalization并不能解決由較大的頻率動(dòng)態(tài)范圍(1.5GHz至2.5GHz)所引起的穩(wěn)定性問(wèn)題。另外,在鎖相環(huán)直接相位調(diào)制的應(yīng)用中,粗調(diào)模式下的KDCO也并不需要被精確估計(jì)。(2)在環(huán)路之外,加入了Adaptive Lock and Unlock Controller模塊,此模塊將自動(dòng)檢測(cè)Phase Detector模塊輸出的Phase Error以及Loop Filter模塊輸出的NTW(Normalized Tuning Word)信號(hào),從而自動(dòng)控制ADPLL的鎖定以及失鎖的過(guò)程。

        該結(jié)構(gòu)基于數(shù)字標(biāo)準(zhǔn)單元庫(kù)實(shí)現(xiàn)了ADPLL的可綜合設(shè)計(jì),解決了納米工藝下模擬電路的一系列瓶頸問(wèn)題,而且可以達(dá)到和模擬電路相近的抖動(dòng)和噪聲性能。

        3 頻域相應(yīng)建模

        根據(jù)圖1 所示的系統(tǒng)架構(gòu),圖2 則給出了II型高階ADPLL在相位域(Phase Domain)的模型。

        一般情況下,ADPLL 的環(huán)路帶寬fC都會(huì)小于1/10的參考時(shí)鐘周期,因此ADPLL 系統(tǒng)在通常情況下可以近似為一個(gè)連續(xù)時(shí)間系統(tǒng),即可以利用s域的線性模型近似代替z域模型來(lái)表征ADPLL的傳輸特性。由圖2可得ADPLL 的開(kāi)環(huán)傳輸函數(shù)為:

        其中,fR為基準(zhǔn)信號(hào)的頻率,α、ρ和λi為環(huán)路濾波器和IIR 濾波器的參數(shù)(三者都為2k形式,其中k為整數(shù),故只需左右移位即可實(shí)現(xiàn)乘法功能),2π×KDCO為DCO 的增益,fIIR(s)則為IIR 濾波器在s域中的傳輸函數(shù)。再根據(jù)圖2 和式(1)可得ADPLL輸入到輸出的閉環(huán)傳輸函數(shù)為:

        在使用模擬技術(shù)時(shí),PLL 可實(shí)現(xiàn)的最大階數(shù)為3,受PVT 的影響,使得高階系統(tǒng)穩(wěn)定性變差。但是用數(shù)字電路實(shí)現(xiàn)時(shí)不存在這種限制,可以實(shí)現(xiàn)高階的電路來(lái)有效地減小噪聲和提高頻率響應(yīng)精度。因?yàn)閿?shù)字實(shí)現(xiàn)的環(huán)路濾波器對(duì)于不同工藝的可測(cè)試性、健壯性和可移植性更好。通常在粗調(diào)模式鎖定過(guò)程中,IIR 濾波器并不需要開(kāi)啟(不需要考慮在鎖定過(guò)程中ADPLL 輸出信號(hào)的相位噪聲),因此可以進(jìn)一步將式(3)改寫(xiě)成經(jīng)典的兩極點(diǎn)系統(tǒng)的傳輸函數(shù):

        其中,ωn為本征頻率,ζ為阻尼因子,兩者的表達(dá)式分別為:

        根據(jù)式(3)~式(6),圖3給出了ADPLL開(kāi)環(huán)傳輸函數(shù)在特定ζ(約為0.707 1)不同環(huán)路參數(shù)α和ρ條件下的幅頻響應(yīng)曲線。

        可以看出當(dāng)α=1/128,ρ=1/32768,λ1~λ3=1/8,λ4=1/16 時(shí),相位裕度為47.8,增益裕度為18.6dB,有較好的穩(wěn)定性能。

        4 噪聲分析

        Figure 2 Model of s domain圖2 s域建模

        Figure 3 Open loop amplitude-frequency response curves of the ADPLL圖3 ADPLL開(kāi)環(huán)幅頻曲線

        除了需要研究ADPLL 輸入基準(zhǔn)FREF 到輸出的傳輸特性之外,還需要進(jìn)一步研究ADPLL 系統(tǒng)中各個(gè)噪聲源到輸出的傳輸函數(shù),從而能夠有效地估算出整個(gè)系統(tǒng)輸出的相位噪聲。如圖4所示,在整個(gè)ADPLL的s域線性模型中,一共包含四個(gè)噪聲源。其中Hn,R為基準(zhǔn)信號(hào)FREF 的相位噪聲;Hn,TDC為T(mén)DC 電 路 的 輸 出 量 化 噪 聲;Hn,ΣΔ為ΣΔ 調(diào)制器的輸出量化噪聲;Hn,DCO則包含了DCO的量化噪聲以及DCO 的相位噪聲。

        Figure 4 Noise model of the ADPLL圖4 ADPLL的噪聲模型

        對(duì)于Hn,R,其到輸出的傳輸函數(shù)如同式(3);對(duì)于Hn,TDC,其到輸出的傳輸函數(shù)如式(7)所示,所對(duì)應(yīng)的幅頻響應(yīng)曲線則如圖5 所示,可以看出TDC具有低通特性。

        對(duì)于Hn,ΣΔ,其到輸出的傳輸函數(shù)如式(8)所示,所對(duì)應(yīng)的幅頻響應(yīng)曲線則如圖5所示,可以看出sigma-delta具有帶通特性。

        最后,對(duì)于Hn,DCO,其到輸出的傳輸函數(shù)如式(9)所示,所對(duì)應(yīng)的幅頻響應(yīng)曲線則如圖5所示,可以看出DCO 具有高通特性。

        從圖5 中可以清晰地看出,當(dāng)環(huán)路帶寬很大時(shí),由于TDC 的量化噪聲到輸出是低通特性,因此系統(tǒng)總的輸出噪聲主要來(lái)源于TDC(這里假設(shè)FREF的相位噪聲非常好,對(duì)系統(tǒng)總的輸出噪聲影響不大);而當(dāng)環(huán)路帶寬很小時(shí),由于DCO 的量化噪聲和相位噪聲到輸出為高通特性,因此系統(tǒng)總輸出噪聲的主要來(lái)源則變?yōu)镈CO 的噪聲;另外,由于ΣΔ 調(diào)制器的量化噪聲到輸出是帶通特性,因此應(yīng)該合理地選定調(diào)制器的Dithering 頻率以及ADPLL的環(huán)路帶寬,從而使ADPLL 輸出信號(hào)的相位噪聲達(dá)到所需要的指標(biāo)要求。

        Figure 5 Transmission curves圖5 各部分傳輸曲線

        從圖6 中可以看出(假定DCO 輸出頻率為2GHz),首 先,由 于TDC 的 精 度 較 高(10ps 左右),因此其量化噪聲對(duì)于輸出噪聲的貢獻(xiàn)很小;其次,由于ΣΔ 調(diào)制器的存在,DCO 的頻率精度變得很高,因此DCO 的量化噪聲對(duì)于輸出相位噪聲的貢獻(xiàn)也很小。再者,由于環(huán)路帶寬較?。╢C=424kHz),因此在低頻處(即環(huán)路帶寬內(nèi))輸出相位噪聲主要來(lái)源于TDC 和DCO 共同的貢獻(xiàn),而在高頻處輸出相位噪聲則都來(lái)源于DCO 自身的貢獻(xiàn);最后,正如前面所分析的那樣,ΣΔ 調(diào)制器的量化噪聲會(huì)使輸出相位噪聲在高頻處抬高(在200 MHz左右),正因?yàn)棣拨ふ{(diào)制器的Dithering頻率為250MHz以及DCO 固有的一階低通特性,才使其量化噪聲在高頻處對(duì)于輸出相位噪聲的貢獻(xiàn)變的較小。

        Figure 6 Impact of ADPLL elements on phase noise output圖6 ADPLL各個(gè)模塊對(duì)于輸出相位噪聲的貢獻(xiàn)

        5 時(shí)域仿真

        使用Simulink 對(duì)ADPLL 的時(shí)序進(jìn)行仿真,ADPLL 的鎖定分為Acquisition 和Tracking 兩步,Acquisition的調(diào)節(jié)精度為10ps,Tracking 調(diào)節(jié)精度為2ps。Acquisition調(diào)節(jié)是通過(guò)調(diào)整DCO中反相器的級(jí)數(shù)實(shí)現(xiàn)的,Tracking 是通過(guò)調(diào)節(jié)某一級(jí)反相器的負(fù)載實(shí)現(xiàn)。

        DCO 的Simulink建模如下:

        TDCO=KAcqNTWAcq+KTraNTWTra

        其中,NTWAcq為相位誤差的整數(shù)部分,NTWTra為相位誤差的小數(shù)部分,KAcq為Acquisition階段的調(diào)整精度10ps,KTra為T(mén)racking階段的調(diào)整精度2ps。

        時(shí)域仿真波形如圖7和圖8所示,從時(shí)域仿真圖上可以看出,基于該結(jié)構(gòu)的全數(shù)字鎖相環(huán)的穩(wěn)定性很好,鎖定狀態(tài)下jitter就是精調(diào)的最小分辨率2ps。所以,理論上全數(shù)字鎖相環(huán)的抖動(dòng)性能可以做到與DCO 的最小調(diào)節(jié)精度一致。

        Figure 7 NTW value of time-domain simulation圖7 NTW 時(shí)域仿真值

        Figure 8 DCO period of time-domain simulation圖8 DCO 周期時(shí)域仿真值

        6 結(jié)束語(yǔ)

        本文提出了一款改進(jìn)型的全數(shù)字鎖相環(huán)結(jié)構(gòu),完全采用標(biāo)準(zhǔn)單元庫(kù)設(shè)計(jì),可使用EDA工具綜合實(shí)現(xiàn),具有設(shè)計(jì)周期短、可移植性強(qiáng)和穩(wěn)定性好等優(yōu)點(diǎn)。通過(guò)頻域建模的方式對(duì)系統(tǒng)穩(wěn)定性和噪聲性能進(jìn)行了分析,最后通過(guò)時(shí)域仿真的方法證明了該系統(tǒng)的功能正確性,實(shí)驗(yàn)表明該結(jié)構(gòu)的抖動(dòng)性能可以達(dá)到DCO的最小調(diào)節(jié)精度。下一步工作重點(diǎn)將設(shè)計(jì)一款高精度的DCO,實(shí)現(xiàn)最小調(diào)節(jié)精度為2ps。

        [1] Staszewski B,Hung C-M,Maggio K,et al.All-digital phasedomain TX frequency synthesizer for Bluetooth radios in 0.13m CMOS[C]∥Proc of IEEE International Solid-State Circuits Conference(ISSCC’04),2004:272-273.

        [2] Hsu C-M,Strayer M Z,Perrott M H.A low-noise,wide-bw 3.6 GHz digital sigma-delta fractional-N synthesizer with a noise-shaping time-to-digital converter and quantization noise cancellation[C]∥Proc of IEEE International Solid-State Circuits Conference(ISSCC’08),2008:340-341.

        [3] Chang H H,Wang P Y,Zhan J H,et al.A fractional spur free all-digital PLL with loop gain calibration and phase noise cancellation for GSM/GPRS/EDGE[C]∥Proc of IEEE International Solid-State Circuits Conferenc(ISSCC’08),2008:200-201.

        [4] Rylyakov A,Tierno J,Turker D,et al.A modular all-digital PLL architecture enabling both l-to-2GHz and 24-to-32GHz operation in 65nm CMOS[C]∥Proc of IEEE International Solid-State Circuits Conference(ISSCC’08),2008:517-632.

        [5] Staszewski R B,Hung C-M,Leipold D,et al.A first multi-gigahertz digitally controlled oscillator for wireless applications[J].IEEE Transactions on Microwave Theory and Techniques,2003,51(11):2154-2164.

        [6] Tonietto R,Zuffetti E,Castello R.A 2 MHz bandwidth low noise RF all digital PLL with 12ps resolution time-to-digital converter[C]∥Proc of Euroup Solid-State Circuits Conference(ESSCIRC),2006:150-153.

        猜你喜歡
        粗調(diào)鎖相環(huán)環(huán)路
        CRTS-I型雙塊式無(wú)砟軌道快速粗調(diào)施工技術(shù)
        一種用于分光儀初始狀態(tài)調(diào)整的小型實(shí)用裝置
        科技資訊(2019年4期)2019-05-14 10:56:52
        鎖相環(huán)HMC832的設(shè)計(jì)與實(shí)現(xiàn)
        臥式鋼琴粗調(diào)技術(shù)的探析
        上海市中環(huán)路標(biāo)線調(diào)整研究
        上海公路(2018年4期)2018-03-21 05:57:46
        新型無(wú)鎖相環(huán)DSTATCOM直接電流控制方法
        分光計(jì)調(diào)節(jié)方法的優(yōu)化
        新型鎖相環(huán)技術(shù)及仿真分析
        Buck-Boost變換器的環(huán)路補(bǔ)償及仿真
        單脈沖雷達(dá)導(dǎo)引頭角度跟蹤環(huán)路半實(shí)物仿真
        国产激情久久久久久熟女老人| аⅴ资源天堂资源库在线| 广东少妇大战黑人34厘米视频 | 久草中文在线这里只有精品| 欧美黑人又粗又大xxxx| 中文字幕日韩一区二区三区不卡| 无码一区东京热| 美利坚亚洲天堂日韩精品| 最美女人体内射精一区二区 | 中文字幕亚洲乱码成熟女1区| 永久免费av无码入口国语片| 无码日韩人妻AV一区免费| 国产猛男猛女超爽免费av| 超碰国产精品久久国产精品99| 国产在线一区二区三区av| 国产精品 精品国内自产拍| 在线观看视频国产一区二区三区| 国产精品人人做人人爽人人添 | 国产白浆一区二区三区性色| 久久久日韩精品一区二区三区 | 无码a∨高潮抽搐流白浆| 久久久久久久久国内精品影视| 精品久久一区二区三区av制服| 国产亚洲精品久久久闺蜜 | 日本特黄a级高清免费大片| 久久精品人妻中文av| 日本一区二区三区免费播放| 欧美日本日韩aⅴ在线视频| 日韩人妻系列在线视频| 国语对白福利在线观看| 国产69精品久久久久999小说| 久热re在线视频精品免费| 深夜福利国产精品中文字幕| 色欲aⅴ亚洲情无码av| 国产人成精品免费视频| 日本激情一区二区三区| 亚洲狠狠婷婷综合久久久久| 日日噜噜噜夜夜爽爽狠狠| 亚洲日本VA午夜在线电影| av手机在线观看不卡| 国内精品人妻无码久久久影院导航|