亚洲免费av电影一区二区三区,日韩爱爱视频,51精品视频一区二区三区,91视频爱爱,日韩欧美在线播放视频,中文字幕少妇AV,亚洲电影中文字幕,久久久久亚洲av成人网址,久久综合视频网站,国产在线不卡免费播放

        ?

        一種模數(shù)混合結(jié)構(gòu)的延遲鎖相環(huán)設(shè)計

        2014-10-11 03:16:50張蓮蓮
        微處理機 2014年2期
        關(guān)鍵詞:延遲線混合結(jié)構(gòu)壓控

        唐 寧,張蓮蓮,張 可

        (1.中國電子科技集團公司第四十七研究所,沈陽110032;2.東北大學理學院物理系,沈陽110004)

        一種模數(shù)混合結(jié)構(gòu)的延遲鎖相環(huán)設(shè)計

        唐 寧1,張蓮蓮2,張 可1

        (1.中國電子科技集團公司第四十七研究所,沈陽110032;2.東北大學理學院物理系,沈陽110004)

        數(shù)字系統(tǒng)通信的不斷發(fā)展,多種延遲鎖相環(huán)結(jié)構(gòu)的出現(xiàn)滿足了不同應(yīng)用要求。提出了一種模/數(shù)混合結(jié)構(gòu)的延遲鎖相環(huán),改善了傳統(tǒng)模擬鎖相環(huán)和傳統(tǒng)數(shù)字鎖相環(huán)各自的缺點,在數(shù)字系統(tǒng)中作為集成電路模塊單元使用。采用TSMC的0.25μm,1P5M,CMOS混合信號工藝進行加工制備,模塊單元面積140×190μm2。

        延遲鎖相環(huán);混合結(jié)構(gòu);集成電路模塊

        1 引 言

        隨著集成電路工藝技術(shù)進入深亞微米時代,對微處理器和圖像處理等系統(tǒng)電路提出了加快時鐘頻率和降低功耗的要求。集成電路模塊之間的時鐘同步成為設(shè)計上關(guān)注的重要問題,因而,大量的設(shè)計努力集中在高性能的數(shù)字接口電路與數(shù)字系統(tǒng)之間的通訊上。

        延遲鎖相環(huán)作為一階反饋系統(tǒng),具備無條件穩(wěn)定,快速鎖定時間及更好的防抖動特性,一直廣泛地應(yīng)用于微處理器、存儲器及集成電路通訊中。傳統(tǒng)的模擬延遲鎖相環(huán),具有更好的防抖動和偏移特性,但是受工藝、溫度等因素影響嚴重;傳統(tǒng)的數(shù)字延遲鎖相環(huán),具有更快的鎖定時間,更好地抑制工藝、溫度因素的影響,但是更差的防抖動和偏移特性。提出了一種新型的模數(shù)混合結(jié)構(gòu)的延遲鎖相環(huán),能夠有效地改善上述問題,作為IC模塊嵌入在C8051F500系列微處理器系統(tǒng)中。

        2 結(jié)構(gòu)及原理

        圖1給出模數(shù)混合結(jié)構(gòu)延遲鎖相環(huán)的框圖,主要由鑒相器、控制器、壓控延遲線和延遲單元四部分組成。鑒相器單元捕捉輸入時鐘和輸出時鐘相位差,通過控制器轉(zhuǎn)換為N位粗調(diào)控制信號和M位精調(diào)控制信號,依次調(diào)節(jié)壓控延遲線中電荷泵結(jié)構(gòu)的充放電電流路數(shù),從而達到延遲單元延遲時間的功能,最終保證輸出時鐘和輸入時鐘相位差趨近于零,進入鎖定狀態(tài)。

        精調(diào)控制信號產(chǎn)生的延長時間是對粗調(diào)控制信號產(chǎn)生的1LSB延遲時間(td)的插值,精調(diào)最小延遲分辨率可以表示為:

        當延遲鎖相環(huán)進入鎖定狀態(tài)時,總延遲時間為一個時鐘周期,延遲鎖相環(huán)能夠處理的時鐘頻率范圍為:

        式中,Tclk是輸入時鐘周期;Tlc是當所有控制信號都為低時延遲鎖相環(huán)固有的延遲時間;設(shè)定的輸入時鐘范圍越大,容納外界干擾鎖定的能力越強。由式(1)和式(2)可知,可以增大N或td來擴展輸入時鐘頻率范圍,但增大N意味著增大電路硬件的復(fù)雜度,增大td意味著降低時序的分辨率,因此,輸入時鐘頻率范圍的設(shè)計是這兩個因素的折中考慮。

        圖1 混合結(jié)構(gòu)延遲鎖相環(huán)功能框圖

        3 主要單元模塊設(shè)計

        3.1 延遲單元

        如圖2所示,延遲單元通過壓控延遲線調(diào)節(jié)環(huán)路濾波電容的充電電流(Imirr)的鏡像值,設(shè)定充電電壓的上升時間,依次調(diào)節(jié)延遲單元的延遲時間。

        圖2 延遲單元功能框圖

        3.2 壓控延遲線單元

        如圖3所示,壓控延遲線單元的主要功能是利用2N個粗調(diào)控制位和2M個精調(diào)控制位調(diào)節(jié)鏡像電流(Imirr)與偏置電流(Ibias)的比例關(guān)系,控制延遲單元的延遲時間。精調(diào)電流與粗調(diào)電流的權(quán)重關(guān)系由電流鏡加權(quán)實現(xiàn)。

        圖3 壓控延遲線單元功能圖

        4 仿真結(jié)果

        本電路基于TSMC的0.25μm,1P5M,CMOS混合信號工藝進行加工制備,版圖結(jié)構(gòu)如圖4所示。

        利用CALIBRE工具對版圖數(shù)據(jù)抽取進行仿真,得到圖5所示的波形。由圖可知,對于25MHz的輸入時鐘信號,電路經(jīng)過192個時鐘周期,進入鎖定狀態(tài),捕獲時間7.6μs。仿真結(jié)果證明了該混合結(jié)構(gòu)延遲鎖相環(huán)性能的優(yōu)良性。

        圖4 延遲鎖相環(huán)版圖結(jié)構(gòu)

        圖5 TT,25℃下25MHz輸入頻率鎖定波形圖

        5 結(jié)束語

        提出了一種數(shù)?;旌辖Y(jié)構(gòu)的延遲鎖相環(huán)電路,它能夠有效地改善傳統(tǒng)的數(shù)字DLL和模擬DLL各自的不足之處,可以作為單片電路或單元模塊應(yīng)用到微處理器等數(shù)字系統(tǒng)通訊領(lǐng)域。

        [1] YMoon,et al.An all-analog multiphase delay-locked loop using a replica delay line for wide-range operation and low-jitter performance[J].IEEE J.Solid-State Circuit,2000,35(3):377-384.

        [2] Y Okajima,M Taguchi.Digital delay locked loop an design technique for high-speed synchronous interface[J].IEICE Trans.Electron,1996,E79-C(6):798-807.

        [3] HH Chang,S J Liu.A wide-range and fast-locking all-digital cycle-controled DLL[J].IEEE J.Solid-State Circuit,2005,40(3):661-670.

        Design of A Kind of Hybrid-structure Delay Locked Loop

        TANG Ning1,ZHANG Lian-lian2,ZHANG Ke1
        (1.The47th Research Institute of China Electronics Technology Group Corporation,Shenyang 110032,China 2.Physics Department,Collage of Sciences,Northeast University,Shenyang 110004,China)

        With the development of digital communication system,the advent of several structures of delay locked loop can satisfy the demand of specs in different applications.An analog-digital hybridstructural delay locked loop,as an IC-modular utilized in a large scale digital system,which improved the drawbacks of traditional analog DLL and digital DLL,is described in this paper.TSMC 0.25μm,1P5M,CMOSmixed-signal process are used in the circuitwith themodular area of 140×190μm2.

        Delay locked loop(DLL);Hybrid-structure;IC-modular

        10.3969/j.issn.1002-2279.2014.02.004

        TP492

        A

        1002-2279(2014)02-0011-02

        唐寧(1981-),男,遼寧鞍山人,工程師,主研方向:混合信號集成電路設(shè)計研究。

        2013-03-15

        猜你喜歡
        延遲線混合結(jié)構(gòu)壓控
        《鋼管混凝土混合結(jié)構(gòu)技術(shù)標準》正式實施
        高頻寬帶延遲線的設(shè)計
        工業(yè)與民用建筑的混合結(jié)構(gòu)設(shè)計施工辦法
        基于集成運放的壓控振蕩電路仿真研究
        電子制作(2017年19期)2017-02-02 07:08:26
        聲表面波延遲線的優(yōu)化設(shè)計
        基于MOS工藝的壓控振蕩器的設(shè)計
        電子世界(2016年24期)2016-03-10 00:16:48
        11位數(shù)控延遲線組件的設(shè)計
        一種帶有隔離技術(shù)的高頻壓控振蕩器*
        微處理機(2013年6期)2013-07-20 09:40:14
        某鐵路客站主站房大跨度混合結(jié)構(gòu)抗震性能分析
        基于延遲線的二維讀出多絲正比室電路
        欧美熟妇与小伙性欧美交| 精品淑女少妇av久久免费| 国产又粗又黄又爽的大片| 国精产品一区二区三区| 成人免费毛片内射美女-百度 | 麻豆视频在线观看免费在线观看| 日本老熟妇五十路一区二区三区| 国产av综合网站不卡| 免费乱理伦片在线观看| 久久久国产精品免费a片3d| 国产精品福利视频一区| 91精品综合久久久久m3u8| 极品少妇在线观看视频| 亚洲天堂二区三区三州| 337p西西人体大胆瓣开下部| 亚洲国产精品尤物yw在线观看| 天堂Av无码Av一区二区三区| 三级日本午夜在线观看| 亚洲偷自拍国综合第一页| 精品国产性色无码av网站| 精品少妇一区二区三区视频| 日本啪啪一区二区三区| 久久婷婷综合激情五月| 午夜精品射精入后重之免费观看 | 国产不卡在线免费视频| 成人麻豆视频免费观看| 国产精成人品日日拍夜夜免费| 亚洲国产夜色在线观看| 一本久道在线视频播放| 久久99精品久久久久久清纯| 一本久久a久久精品亚洲| 在线偷窥制服另类| 开心激情视频亚洲老熟女| 精品丰满人妻无套内射| 国产精品乱码在线观看| 日本护士一区二区三区高清热线| 上海熟女av黑人在线播放| 免费无码高潮流白浆视频| 久久久精品久久波多野结衣av| 无码人妻丝袜在线视频| 久久精品一区二区熟女|