摘 要:數(shù)字三相鎖相環(huán)中含有大量乘法運算和三角函數(shù)運算,占用大量的硬件邏輯資源。為此,提出一種數(shù)字三相鎖相環(huán)的優(yōu)化實現(xiàn)方案,利用乘法模塊復(fù)用和CORDIC算法實現(xiàn)三角函數(shù)運算,并用Verilog HDL硬件描述語言對優(yōu)化前后的算法進(jìn)行了編碼實現(xiàn)。仿真和實驗結(jié)果表明,優(yōu)化后的數(shù)字三相鎖相環(huán)大大節(jié)省了FPGA的資源,并能快速、準(zhǔn)確地鎖定相位,具有良好的性能。
關(guān)鍵詞:FPGA; 三相鎖相環(huán); 乘法復(fù)用; CORDIC
中圖分類號:TN911.8-34; TP332 文獻(xiàn)標(biāo)識碼:A 文章編號:1004-373X(2012)14-0169-03