摘要:設(shè)計基于AD7846和FPGA的數(shù)/模轉(zhuǎn)換電路,介紹AD7846的主要特點、基本結(jié)構(gòu)、引腳功能和工作原理,設(shè)計基于AD7846轉(zhuǎn)換芯片的數(shù)/模轉(zhuǎn)換硬件電路,利用Verilog語言描述AD7846的控制時序,并給出具體的仿真結(jié)果。實踐結(jié)果證明,該設(shè)計可行,可取代傳統(tǒng)的“CPU+專用的數(shù)/模轉(zhuǎn)換(D/A)芯片”設(shè)計結(jié)構(gòu),進(jìn)一步提高系統(tǒng)的可靠性和抗干擾能力。
關(guān)鍵詞:AD7846; FPGA; Verilog語言; 電路設(shè)計
中圖分類號:TN710-34; TP331.1文獻(xiàn)標(biāo)識碼:A
文章編號:1004-373X(2012)20-0173-02