隨著電子設(shè)備的頻率越來(lái)越高,世界各國(guó)對(duì)電子產(chǎn)品電磁輻射標(biāo)準(zhǔn)的執(zhí)行變得越來(lái)越嚴(yán)格,如何保證能在有限時(shí)間很好地在設(shè)計(jì)階段發(fā)現(xiàn)并解決EMI/EMC問(wèn)題非常重要,而PCB往往是一個(gè)電子系統(tǒng)的核心構(gòu)成部分,一個(gè)經(jīng)仔細(xì)電磁干擾設(shè)計(jì)的PcB板,能大幅度降低阻抗不匹配、傳輸線(xiàn)問(wèn)題、信號(hào)互相耦合等現(xiàn)象引發(fā)的信號(hào)反射、延遲等線(xiàn)路不穩(wěn)定因素,同時(shí)也可達(dá)到降低電磁輻射發(fā)射干擾,大大提高系統(tǒng)的穩(wěn)定性和可靠性。本文將以嵌入式系統(tǒng)主板為平臺(tái),運(yùn)用EMIS—tream仿真軟件,并采用源端串聯(lián)端接阻抗的方法分析了解決嵌入式高速主板存在的電磁干擾問(wèn)題。