凌力爾特公司(Linear Technology Corporation)推出低功率、16位、無漏碼、80 Ms/s模數(shù)轉(zhuǎn)換器(ADC)LTC2259-16,其功耗僅為89 mW,尚不及同類競爭16位解決方案的一半。LTC2259-16為現(xiàn)有的14位低功率LTC2259-14 ADC系列提供了一種引腳兼容的升級,是具雙倍數(shù)據(jù)速率(DDR)CMOS/LVDS輸出的單通道16位ADC中功耗最低的一款。除了功率顯著降低之外,LTC2259-16還擁有兩個旨在抑制數(shù)字反饋的有用特點,包括交替位極性(ABP)模式和一個數(shù)字輸出隨機函數(shù)發(fā)生器。這些特點與低功率相組合,簡化了眾多應用中采用高速ADC所進行的設計工作,包括HD廣播攝像機、IMO雷達、以太網(wǎng)測試儀、便攜式測試和儀表、軟件定義無線電及蜂窩基站。
當來自ADC輸出的能量回饋耦合至模擬電路部分時,數(shù)字反饋將出現(xiàn),從而引起干擾。這種干擾在噪聲層中表現(xiàn)為異常的整形,而在ADC輸出頻譜中則表現(xiàn)為寄生噪聲。最壞的情況出現(xiàn)在中間標度(這里,所有的輸出正在從“1”變至“0”或從“0”變至“1”),將產(chǎn)生回饋耦合至輸入端的大接地電流。
為了消除這種影響,LTC2259-16的專有交替位極性模式在輸出緩沖器之前將所有的奇數(shù)位反轉(zhuǎn),以使“1”和“0”變換的數(shù)目相等。這種方法有效地消除了會對數(shù)字反饋產(chǎn)生影響的大接地平面電流。除了交替位極性模式之外,該器件還提供了一個可任選的數(shù)據(jù)輸出隨機函數(shù)發(fā)生器,用于抑制來自數(shù)字輸出的干擾。該隨機函數(shù)發(fā)生器負責對數(shù)字輸出進行去相關處理,以降低回饋耦合至ADC輸入中的重復碼型在輸出頻譜中引發(fā)無用音調(diào)的可能性。上述兩種數(shù)字反饋抑制方法均使無寄生動態(tài)范圍(SFDR)性能改善10 dB至15 dB。
LTC2259-16采用一個1.8 V的低電壓模擬工作電源,在基帶上提供了73.1 dB的信噪比(SNR)性能和88 dB的SFDR。0.17 psRMS的超低抖動實現(xiàn)了IF頻率的欠采樣以及卓越的噪聲性能。LTC6406是推薦用于保持LTC2259-16之AC性能的軌至軌ADC驅(qū)動器。
LTC2259-16的數(shù)字輸出可被設定為全速率CMOS、DDR CMOS或DDR LVDS。雙倍數(shù)據(jù)速率數(shù)字輸出允許在時鐘的上升沿和下降沿上傳輸數(shù)據(jù),從而將所需的數(shù)據(jù)線數(shù)目減少了一半。一個單獨的輸出電源提供了1.2 V至1.8 V的CMOS輸出擺幅。
LTC2259-16采用6 mm×6 mm QFN封裝,內(nèi)置一個時鐘占空比穩(wěn)定器電路,以便于實現(xiàn)非50%的時鐘占空比、可編程數(shù)字輸出定時、可編程LVDS輸出電流和任選的LVDS輸出終端。這些特點組合起來,以使ADC與數(shù)字接收器之間的數(shù)據(jù)傳輸變得更加靈活。
LTC2259-16屬于一個引腳兼容的14位和12位ADC系列,采樣率范圍為25 Ms/s至150 Ms/s,功耗為35 mW至149 mW。
咨詢編號:2010051005