亚洲免费av电影一区二区三区,日韩爱爱视频,51精品视频一区二区三区,91视频爱爱,日韩欧美在线播放视频,中文字幕少妇AV,亚洲电影中文字幕,久久久久亚洲av成人网址,久久综合视频网站,国产在线不卡免费播放

        ?

        面向極低功耗收發(fā)器的分數(shù)鎖相環(huán)架構(gòu)設(shè)計

        2020-07-11 06:53:00何昊晨
        科技與創(chuàng)新 2020年13期
        關(guān)鍵詞:信號

        何昊晨

        面向極低功耗收發(fā)器的分數(shù)鎖相環(huán)架構(gòu)設(shè)計

        何昊晨

        (武漢理工大學 自動化學院,湖北 武漢 430070)

        分數(shù)鎖相環(huán)的毛刺是噪聲耦合到帶內(nèi)的原因之一,導(dǎo)致收發(fā)器使用更高的功率實現(xiàn)等同的靈敏度。針對該問題,提出一種基于可變幅度電荷泵(Variable Amplitude Charge Pump,VACP)和固定脈沖、可變周期信號發(fā)生器(Fixed Pulse Variable Period Signal Generator,F(xiàn)PVPSG)的低毛刺分數(shù)鎖相環(huán)架構(gòu)。在FPVPSG的驅(qū)動下,VACP的輸出電流脈沖不僅有固定位置、固定寬度、可變幅度,而且有可變周期,用于根除參考毛刺和分數(shù)毛刺。基于Spectre的仿真結(jié)果表明,當參考頻率REF為20 MHz,小數(shù)分頻為120.13,且瞬態(tài)和鎖定時的周期分別為1/REF和27/REF時,20 MHz及其整數(shù)倍的參考毛刺被根除,10 MHz的分數(shù)毛刺較已有方案小19.67 dB,且其他分數(shù)毛刺均遠小于已有方案。該結(jié)果表明推薦的分數(shù)鎖相環(huán)架構(gòu)可用于極低功耗收發(fā)器,在移動物聯(lián)網(wǎng)和邊緣計算領(lǐng)域有一定的應(yīng)用前景。

        極低功耗收發(fā)器;交調(diào)干擾;噪聲;分數(shù)鎖相環(huán)架構(gòu)

        1 引言

        在移動物聯(lián)網(wǎng)和邊緣計算等領(lǐng)域,大部分收發(fā)器布局在戶外或其他較難維護的場景,開發(fā)者應(yīng)設(shè)計高性能的器件,用于盡可能降低收發(fā)器的功耗,使其具有較長的使用壽命。分數(shù)鎖相環(huán)(Fractional Phase-Locked Loop,F(xiàn)PLL)為收發(fā)器提供本振信號,將基帶信號上變頻到射頻或者將接收信號下變頻到基帶,它的毛刺將惡化收發(fā)器的信噪比,導(dǎo)致發(fā)射器使用更高的發(fā)射功率實現(xiàn)等同的靈敏度,不利于節(jié)省收發(fā)器的功耗。因此,研究更低毛刺的FPLL架構(gòu)對實現(xiàn)極低功耗的收發(fā)器具有重要的意義,一直為學術(shù)界和工業(yè)界關(guān)注的研究熱點。

        現(xiàn)有大多數(shù)FPLL的架構(gòu)通過零死區(qū)的鑒頻鑒相器[1-2]、高匹配的電荷泵[3]、采樣環(huán)路濾波器[4]、低噪聲的分頻器[5]和低噪聲的壓控振蕩器[6]等減小毛刺。但是,以上技術(shù)均存在脈沖寬度調(diào)制和脈沖位置調(diào)制等效應(yīng),毛刺不能從源頭被根除[7]。KATUMBA提出了一種基于固定寬度可變幅度電荷泵的FPLL架構(gòu),用于移除脈沖寬度調(diào)制效應(yīng)和脈沖位置調(diào)制效應(yīng),然而該方法僅能根除參考毛刺。基于已有技術(shù)的積累和不足,提出了一種能移除脈沖寬度和脈沖位置調(diào)制的低毛刺FPLL架構(gòu),不僅能根除參考毛刺還能降低分數(shù)毛刺。該架構(gòu)與已有架構(gòu)的主要區(qū)別在于可變幅度的電荷泵(Variable Amplitude Charge Pump,VACP)和固定脈沖、可變周期的信號發(fā)生器(Fixed Pulse Variable Period Signal Generator,F(xiàn)PVPSG)。在FPVPSG的驅(qū)動下,VACP的輸出電流脈沖不僅具有固定的位置、固定的寬度、可變的幅度而且具有可變的周期,因此能根除參考毛刺和降低分數(shù)毛刺。首先根據(jù)問題分析引入研究低毛刺FPLL架構(gòu)的意義,然后給出了推薦的FPLL架構(gòu)并介紹了工作原理,最后通過Spectre仿真驗證了該架構(gòu)移除整數(shù)毛刺和分數(shù)毛刺的可行性,并給出了相關(guān)的結(jié)論。

        2 問題分析

        收發(fā)器的架構(gòu)主要包括發(fā)射器、接收器和鎖相環(huán)。收發(fā)器的靈敏度固定不變時噪聲、發(fā)射信號的功率和FPLL輸出信號的頻譜純度之間的關(guān)系如圖1所示。

        圖1 收發(fā)器靈敏度不變時噪聲、發(fā)射信號功率和FPLL輸出信號的關(guān)系

        信號和干擾的所在的頻率分別為0和1,鎖相環(huán)輸出信號的頻率和毛刺所在的頻率分別為lo和spur,在零中頻收發(fā)器中l(wèi)o等于0。鎖相環(huán)為收發(fā)器提供本振,用于將位于0的信號下變頻到基帶(或者將基帶信號上變頻到0)[8]。此時,如果鎖相環(huán)的輸出信號在spur處存在毛刺且spur等于1,則在下變頻的過程中頻率1處的噪聲被耦合到0頻處的信號內(nèi),因此增加了接收信號的噪聲,需要通過增加發(fā)射信號的功率維持恒定的靈敏度。在移動物聯(lián)網(wǎng)、邊緣計算和5G無線移動通信系統(tǒng)中,由于各種無線通信協(xié)議并存,鄰道干擾更嚴重。開發(fā)者通常選擇低功耗的通信協(xié)議、低功耗的發(fā)射器和低功耗的接收器,并且相關(guān)的低功耗技術(shù)已經(jīng)處于瓶頸期[9-11]。基于該原因,本論文提出了一種低毛刺的分數(shù)鎖相環(huán)架構(gòu),避免鎖相環(huán)的毛刺惡化收發(fā)器信噪比,從減小毛刺降低收發(fā)器功耗的角度為開發(fā)者提供一種低功耗技術(shù)。

        3 架構(gòu)設(shè)計

        推薦的低毛刺分數(shù)鎖相環(huán)架構(gòu)如圖2所示,包括鑒頻鑒相器(Phase Frequency Detector,PFD)、鎖定檢測器(Locking Detector,LD)、VACP、FPVPSG、環(huán)路濾波器(Loop Filter,LF)、電壓控制振蕩器(Voltage-Controlled Oscillator,VCO)、多模分頻器(Multi-Mode Divider,MMD)和Delta-Sigma調(diào)制器(Delta-Sigma Modulator,DSM)共8個模塊。該架構(gòu)與傳統(tǒng)的架構(gòu)的區(qū)別在于VACP和FPVPSG這2個模塊,其中FPVPSG產(chǎn)生Pulse_UP1脈沖、Pulse_UP0脈沖和Pulse1脈沖,用于驅(qū)動VACP產(chǎn)生固定位置、固定寬度、可變幅度和可變周期的輸出電流脈沖OUT。

        圖2 推薦的低毛刺分數(shù)鎖相環(huán)架構(gòu)

        基于VACP和FPVPSG的低毛刺分數(shù)鎖相環(huán)架構(gòu)如圖3所示。MMD的分頻控制字N.F為整數(shù)部分。和進位:Carry的和,其中采用8位的二進制,Carry采用3位的二進制,DSM的輸入0.F采用19位的二進制,Carry為0.F通過DSM不斷積累產(chǎn)生的進位溢出。結(jié)合該電路,推薦的PFLL架構(gòu)的兩個創(chuàng)新點說明如下:①UP或DN為REF和DIV之間的誤差,當REF領(lǐng)先DIV時UP輸出高電平,當REF滯后DIV時DN輸出高電平,它們通過或門生成Charge信號,用于驅(qū)動電流1對電容C充電。充電前電容C上的電壓1通過D觸發(fā)器清零,由Pulse1脈沖控制實現(xiàn),因此1與REF和DIV之間的誤差error成正比。1通過電壓-電流轉(zhuǎn)換器(Voltage- Current Convertor,VIC)轉(zhuǎn)換為電流1,為無量綱比例因子,充電電流UP=1,且放電電流DN=﹣1。②Pulse_ UP1脈沖和Pulse_DN1脈沖驅(qū)動VACP產(chǎn)生輸出電流OUT,它們的位置、寬度和周期分別為REF的下降沿、d、瞬態(tài)時為1/REF且鎖定時為1/REF。因此,VACP的輸出電流脈沖OUT具有固定的位置、固定的寬度、可變的幅度和可變的周期,其中固定的位置、固定的寬度和可變的幅度等特性可用于根除參考毛刺;同時,因為FPLL鎖定時的周期增加1倍,使得毛刺的功率被均衡到0到無窮大頻率之間,所以可以降低分數(shù)毛刺。

        假設(shè)1為3、相位誤差閾值為0且REF領(lǐng)先DIV,則FPLL的時序如圖4所示。

        圖3 基于VACP和FPVPSG的低毛刺分數(shù)鎖相環(huán)架構(gòu)

        圖4 推薦FPLL的時序

        結(jié)合該時序圖,F(xiàn)PLL具體的工作過程描述如下:首先FPLL處于瞬態(tài)(Transient),Lock輸出低電平,Pulse_UP1、Pulse_UP0和Pulse1具有相同的波形,此時UP驅(qū)動OR門產(chǎn)生充電信號Charge對電容C充電,并且從Charge的上升沿到CL的上升沿期間充電電流UP等于1。同時,UP_T用于驅(qū)動UP,Pulse_UP1、Pusle_UP0和 Pulse1的位置、寬度和周期分別為REF的下降沿、d和1/REF,因此Pulse_UP1驅(qū)動VACP輸出電流脈沖OUT,它的大小、寬度、周期和位置分別為1、d、1/REF和REF的下降沿。另一方面,當error小于0時,F(xiàn)PLL進入鎖定狀態(tài)(Locking),Lock輸出高電平,Pulse_UP1為Pulse_UP0和Pulse0的與運算結(jié)果。因為1=3,REF1和Pulse0的周期為3/REF,用于驅(qū)動Pulse_UP1每3個參考周期對UP采樣,因此FPLL鎖定時VACP輸出電流脈沖的周期為3/REF。

        在實際電路中,1的取值應(yīng)同時保證FPLL具有較快的鎖定時間和較小的毛刺。雖然FPLL的毛刺與1的值成反比,但是過大的1值將延遲FPLL的鎖定時間。例如,當圖3處于鎖定狀態(tài)時,在3個參考周期內(nèi)只有第1個周期用于糾正REF和DIV之間的相位誤差error,而在第2個周期到第3個周期內(nèi),因為相位誤差沒有被糾正,導(dǎo)致相位誤差不斷被積累。如果1的取值足夠大,將使得第2個周期到第1個周期內(nèi)積累的相位誤差大于0,則FPLL再次進入瞬態(tài),并且有可能使FPLL在一段時間內(nèi)處于鎖定狀態(tài)和瞬態(tài)交替的狀態(tài),因此較大程度延遲了FPLL的鎖定時間。

        4 仿真驗證

        傳統(tǒng)的FPLL、基于已有技術(shù)的FPLL和推薦的FPLL的環(huán)路參數(shù)如表1所示,其中VCO、VCO和分別為VCO的增益、輸出頻率和FPLL的環(huán)路帶寬,并且1、和的取值為了使FPLLs中電荷泵的的增益相同。因為VCO為tune控制的頻率輸出器件,它的頻譜特性與tune具有一致性,所以可以通過仿真tune的頻譜分析不同F(xiàn)PLLs架構(gòu)的毛刺性能。因為N.F=120.13,參考頻率REF為20 MHz,VCO的頻率為2 402.6 MHz,因此FPLLs鎖定時tune的值為513 mV。此外,1的設(shè)定方法如下:將1設(shè)為變量,同時將鎖定時間和在10 MHz或其他頻點處的分數(shù)毛刺設(shè)為因變量,通過計算機仿真得到鎖定時間急劇上升且毛刺沒有較明顯改善的臨界點。本設(shè)計中的臨界點為27,因此1的值設(shè)為27。

        表1 推薦的FPLL、已有的FPLL和傳統(tǒng)FPLL的環(huán)路參數(shù)

        參數(shù)推薦的FPLL已有的FPLL [8]傳統(tǒng)的FPLL fREF/MHz202020 KVCO/(MHz·V-1)200200200 fVCO/GHz2.3~2.52.3~2.52.3~2.5 BW/MHz111 N.F120.13120.13120.13 IUP(IDN)KV1KV1100 μA I1/mA11— C/pF200200— td/ns55— θ0/ns1—— K0.0040.004—

        利用Spectre仿真得到tune鎖定到513 mV的波形,并截取140~140.96 μs時間段內(nèi)的數(shù)據(jù)作為分析對象,用一種平滑系數(shù)為1、窗大小為256、采樣點為4 096的漢寧窗分析tune的頻譜。仿真結(jié)果如圖5所示?;谝延屑夹g(shù)的FPLL和推薦的FPLL在20 MHz和其他參考頻率處均沒有參考毛刺;在分數(shù)頻率為10 MHz處的分數(shù)毛刺較已有的FPLL和傳統(tǒng)的FPLL分別小19.67 dB和 16.22 dB,并且在其他分數(shù)頻率處的分數(shù)毛刺均小于已有的FPLLs。

        圖5 推薦的FPLL、已有的FPLL和傳統(tǒng)FPLL的毛刺性能

        5 結(jié)論

        提出了一種用于極低功耗收發(fā)器的低毛刺FPLL架構(gòu),用于根除FPLL的參考毛刺和分數(shù)毛刺。首先從系統(tǒng)層面分析了鎖相環(huán)的毛刺影響收發(fā)器功耗的問題,然后提出了一種低毛刺的FPLL架構(gòu),并闡述了它的基本工作原理,最后利用Spectre仿真驗證了該架構(gòu)根除參考毛刺和分數(shù)毛刺的可行性。仿真結(jié)果表明,提出的FPLL架構(gòu)具有可行性。

        [1]HWAN S C,BYUN S.On frequency detection capability of full-rate linear and binary phase detector[J].IEEE Transactions on Circuits & Systems ii Express Briefs,2017,64(7):757-761.

        [2]ABDUL M K K,KAILATH B J.Low power PLL with reduced reference spur realized with glitch-free linear PFD and current splitting CP[J].Analog Integrated Circuits and Signal Processing,2017,93(1):29-39.

        [3]WANG D Z,ZHANG K F,ZOU X C.High current matching over full-swing and low-glitch charge pump circuit for PLLs[J].Radio Engineering,2013,22(1):153-158.

        [4]WANG K J,GALTON I.A discrete-time model for the design of type-II PLLs with passive sampled loop filters[J]. IEEE Trans. Circuits Syst I,2011,58(2):264-275.

        [5]SANYAL A,YU X Y,ZHANG Y L,et al.Fractional-N PLL with multi-element fractional divider for noise reduction[J].Electron Lett,2016,52(10):809-810.

        [6]WANG D Z,ZHANG K F,ZOU X C.Wideband Q-VCO using tail-current shaping based automatic amplitude control[J]. Miroelectronics Journal,2013,44(5):367-372.

        [7]THAMBIDURAI C,KRISHNAPURA N.On pulse position modulation and its application to PLLs for spur reduction[J].IEEE Trans Circuits Syst I,2011,58(7):1483-1496.

        [8]SAKIAN P,MAHMOUDI R,ROERMUND H M.System level reciever design for minimum sensitivity to process variations[J].IEEE Trans Circuits Syst I,2011,58(10):2296-2307.

        [9]KUO F W,F(xiàn)ERREIRA B F,CHEN H N R,et al.A bluetooth low-energy transceiver with 3.7-mW all digital transmitter,2.75-mW high-IF discrete-time receiver and TX/RX switchable on-chip matching network[J].IEEE J Solid-State Circuits,2017,52(4):1144-1162.

        [10]MARTORELL A,RAOULT J,MARIJON R,et al.RF front-ends nonlinearity characterization using reflected power[J].IEEE Trans on Electromagnetic Compatibility,2017,59(6):1925-1931.

        [11]KIAYANI A,ANTTILA L,KOSUNEN M,et al.Modeling and joint mitigation of TX and RX nonlinearity-induced receiver desensitization[J].IEEE Trans on Mircowave Theory and Techniques,2017,65(7):2427-2442.

        TN74

        A

        10.15913/j.cnki.kjycx.2020.13.016

        2095-6835(2020)13-0043-03

        何昊晨(1999—),男,本科在讀,研究方向為控制科學與工程。

        〔編輯:嚴麗琴〕

        猜你喜歡
        信號
        信號
        鴨綠江(2021年35期)2021-04-19 12:24:18
        完形填空二則
        7個信號,警惕寶寶要感冒
        媽媽寶寶(2019年10期)2019-10-26 02:45:34
        孩子停止長個的信號
        《鐵道通信信號》訂閱單
        基于FPGA的多功能信號發(fā)生器的設(shè)計
        電子制作(2018年11期)2018-08-04 03:25:42
        基于Arduino的聯(lián)鎖信號控制接口研究
        《鐵道通信信號》訂閱單
        基于LabVIEW的力加載信號采集與PID控制
        Kisspeptin/GPR54信號通路促使性早熟形成的作用觀察
        亚洲高清精品一区二区| 精品无码国产自产拍在线观看蜜| 在办公室被c到呻吟的动态图| 亚洲日产一线二线三线精华液| 看全色黄大色大片免费久久| 越南女子杂交内射bbwbbw| 国产精品久久久久久久成人午夜| 国产91吞精一区二区三区| 九九99久久精品在免费线97| 亚洲免费成年女性毛视频| 少妇高潮呻吟求饶视频网站| 国产一区二区三区不卡视频| 国内自拍色第一页第二页| av素人中文字幕在线观看| 天天摸天天做天天爽水多| 亚洲中文字幕久久无码精品| 亚洲精品无码mv在线观看| 亚洲AV秘 无码一区二区三区臀| 天堂av一区二区在线观看| 久草久热这里只有精品| 粉色蜜桃视频完整版免费观看在线 | 国产精品日韩经典中文字幕| 久久国产精品亚洲婷婷片| 丁香美女社区| 国产日韩欧美亚洲精品中字| 日韩偷拍一区二区三区视频| 日本成人在线不卡一区二区三区| 在线观看一区二区三区在线观看| 18禁免费无码无遮挡不卡网站 | 凹凸在线无码免费视频| 中文字幕av日韩精品一区二区| 日本一区二区三区激情视频| 成人性生交大片免费看7| 蜜桃视频在线观看网址| 亚洲va欧美va日韩va成人网| 国精无码欧精品亚洲一区| 国产91在线免费| 永久免费看黄在线观看| av中文字幕一区不卡| 无人区一码二码三码四码区 | 国产91在线精品观看|