李媛媛+王毅+劉林+劉金鵬
摘要:本文介紹了有源箝位軟開關(guān)技術(shù)在高效DC/DC變換器設計中的技術(shù)方案,分析了有源箝位反激拓撲電路的原理,并通過一款Sw的DC/DC變換器仿真和電路實驗結(jié)果的比對,驗證了有源箝位反激拓撲電路對于提高效率是非常有效的。
【關(guān)鍵詞】有源箝位 反激拓撲 高效率
1 引言
隨著電子設備不斷小型化發(fā)展,要求供電電源的體積隨之小型化,電源體積的減小意味著散熱能力的變差,因而要求電源的功耗變小,即在輸出功率不變的前提下,效率必須提高。特別是開關(guān)電源在航空航天技術(shù)上的應用與發(fā)展,對高效、小型化電源的需求十分迫切。提高開關(guān)電源的功率密度和電源轉(zhuǎn)換效率,使之小型化、輕量化是人們不斷努力追求的目標。高頻化、軟開關(guān)技術(shù)作為電源小型化的主要技術(shù)手段之一,近年來是國際電力電子界研究的熱點之一。
本文介紹一種Sw功率雙路輸出的高效率、高功率密度DC/DC變換器的設計方案,通過有源箝位反激拓撲結(jié)構(gòu),在保證產(chǎn)品體積做小的同時,實現(xiàn)了76%的較高轉(zhuǎn)換效率。此外,該DC/DC變換器還具有短路保護、欠壓保護、軟啟動、禁止控制等多項輔助功能。
2 有源箝位反激變換器原理及分析
有源箝位反激變換器電路拓撲及原理波形,分別如圖1、圖2所示。
變壓器用勵磁電感Lm、諧振電感Lr(包括變壓器漏感和外加小電感)和只有變比關(guān)系的理想變壓器T表示,Cr為等效電容,是兩個開關(guān)管Sl(主開關(guān)管)和S2(輔助開關(guān)管)等效寄生電容之和。穩(wěn)態(tài)工作時,每個開關(guān)周期可分為九個工作時段,其工作過程為:
(1)當t=t0- tl:tO時,Sl開通,S2及其反并聯(lián)二極管D2與整流二極管D3均關(guān)斷,Lm與Lr線性充電,諧振電感電流i,。與勵磁電感電流iLm相等并在輸入電壓的作用下線性上升:
(2)當t=tl~t2:t1時,Sl、S2、D3均關(guān)斷,勵磁電感電流對Cr充電,電感Lr、Lm與Cr諧振:
(3)當t=t2-t3:t2時,S2反并聯(lián)二極管D2自然導通,因為Cc》Cr,電感Lr、Lm主要與Ce諧振:
(4)當t=t3-t4:t3時,D3導通,變壓器原邊電壓被箝位在upri(t)=-nU0,諧振電感Lr和箝位電容Cc諧振,勵磁電感電流線性減??;
(5)當t=t4-t5:t4時,S2開通,其他電路狀態(tài)同t3-t4;
(6)當Ft5~t6: t5時,諧振電感電流iLr等于零,此后,iLr開始反向;
(7)當t=t6~t7: t6時,S2關(guān)斷,勵磁電感電流線性減小,負的諧振電感電流iLr將抽取寄生電容Cr上的能量,諧振電感Lr和寄生電容Cr諧振,諧振期問變壓器原邊電壓仍被箝位在-nU。;
(8)當t=t7-t8: t7時,寄生電容Cr的電壓諧振到零,S1的反并聯(lián)二極管DI導通,勵磁電流iLm線性減小,諧振電感電流iL。線性增加;
(9)當t=t8~tO: t8時,SI開通,勵磁電流iLm繼續(xù)線性減小,諧振電感電流iLr繼續(xù)線性增加,tO時,D3截止,該工作周期結(jié)束,進入下一工作周期。
通過以上工作過程分析可知,有源箝位反激變換器具有以下優(yōu)點:
(1)箝位電容Ce將變壓器漏感中能量回饋到電源中,消除了變壓器漏感引起的關(guān)斷電壓尖峰及損耗,并且有效減小了功率開關(guān)管上的電壓應力;
(2)利用諧振電感和箝位電容、寄生電容諧振實現(xiàn)主、輔開關(guān)管的零電壓開通,降低了功率開關(guān)管的開關(guān)損耗,提高了效率。
為了實現(xiàn)主、輔開關(guān)管的零電壓開通(ZVS),需滿足的條件為:在Sl開通信號到來之前,諧振電感Lr將寄生電容Cr兩端電壓諧振到零;S2在諧振電流反向之前觸發(fā)導通。
3 5W功率DC/DC變換器設-l-
主要技術(shù)指標為:
(1)輸入直流電壓:14V~40V;
(2)輸出直流電壓:+5V;
(3)輸出電流:0.5A;
(4)輸出功率:5w;
(5)轉(zhuǎn)換效率:73%;
(6)電壓調(diào)整度:≤20mV;
(7)電流調(diào)整度:≤50mV;
(8)交叉調(diào)整度:≤220mV;
(9)輸出紋波電壓:≤50mV;
(10)開關(guān)頻率:400kHz~600kHz;
為了實現(xiàn)該技術(shù)指標,根據(jù)設計方案設計電路參數(shù)。
3.1 主要電路設計
3.1.1 有源箝位電路設計
有源箝位電路由PMOS管及其驅(qū)動電路和筘位電容構(gòu)成,具體電路如圖3所示。
(1) PMOS管驅(qū)動電路一一電平移位。PMOS管驅(qū)動電平為負,脈寬調(diào)制器輸出的驅(qū)動AUX電平為正,電容C1、二極管V1、電阻R構(gòu)成電平移位電路。當AUX為+VAUX時,電容Cl、二極管Vl形成通路,Cl兩端電壓充至+VAUX,PMOS管關(guān)斷;當AUX為O時,電容兩端電壓不可突變,PMOS管G級電平為-VAUX,導通。此時電容Cl通過電阻R放電,當放電時問常數(shù)夠大時,在PMOS管導通時問內(nèi)電容Cl兩端電壓基本維持在-VAUX。
對于R和C1放電電路,電容C1兩端電壓為指數(shù)型下降。一個時問常數(shù)τ(τ=R×Cl)后,電容電壓下降至初值的36.8%.三四個τ后,可認為放電完成。取時問常數(shù)τ為開關(guān)周期的100倍,則PMOS管導通時問大約在1/200個時問常數(shù)(占空比作0.5)??烧J為驅(qū)動電壓基本不變。
3.2 電路仿真與測試結(jié)果
3.2.1 仿真結(jié)果
采用Saber仿真軟件仿真得到的波形如圖5所示,分別為啟動電壓波形和28V輸入時功率開關(guān)管漏極電壓波形,輸出電壓沒有啟動過沖,功率開關(guān)管漏極電壓波形正常,因仿真原理圖中未采用有源箝位電路,功率開關(guān)管電壓應力比實際采用有源箝位的大。
3.2.2 測試結(jié)果
實測波形見圖6,從波形圖可以看出,輸出電壓沒有啟動過沖,主功率開關(guān)管漏極電壓波形平穩(wěn),沒有尖峰和振蕩。
實測結(jié)果與Interpoint公司相同功率等級雙路DC/DC變換器指標對比如表1所示。開關(guān)頻率500kHz,效率76.8%,實測結(jié)果達到設計目標,驗證了電路設計的合理性和有效性,本方案指標完全滿足Interpoint產(chǎn)品指標要求,并且輸入電壓范圍更寬、效率更高。
4 結(jié)論
本文簡要論證了有源箝位軟開關(guān)技術(shù)在高效DC/DC變換器中的應用方案,對有源箝位反激變換器的電路原理進行了分析;同時,設計了一款5w高效DC/DC變換器,通過電路仿真和實測技術(shù)指標的比對,驗證了該設計方案是合理有效的。綜上,在高效DC/DC變換器設計中,采用有源筘位軟開關(guān)技術(shù)是非??扇〉囊环N技術(shù)方案,特別是對于輸出低壓大電流的DC/DC變換器設計,同時配以同步整流技術(shù),可大大提高電源效率。
參考文獻
[1] Abraham I.Pressman.開關(guān)電源設計(第三版)[M].電子工業(yè)出版社,2010.
[2]張占松蔡宣三,開關(guān)電源的原理與設計(修訂版)[M].電子工業(yè)出版社,1998.
[3] Sanjaya Maniktala.精通開關(guān)電源設計[M].人民郵電出版社,2008.endprint