張海拓
摘要:頻率合成器是現(xiàn)代電子系統(tǒng)的重要組成,本文采用同軸陶瓷介質(zhì)振蕩器(CRO)進行了壓控振蕩器(VC0)設(shè)計,給出了頻率合成器的實現(xiàn)原理和設(shè)計方法,實現(xiàn)了低相噪的頻率合成器模塊,并對其性能進行了測試。
【關(guān)鍵詞】頻率合成 鎖相環(huán) 介質(zhì)振蕩器 相位噪聲
1 概述
頻率合成器是被稱作現(xiàn)代通信系統(tǒng)的心臟,它對整個系統(tǒng)的性能指標(biāo)起決定作用,廣泛應(yīng)用于數(shù)字通信、衛(wèi)星通信、雷達、導(dǎo)航、航空航天、遙控遙測以及高速儀器儀表等領(lǐng)域。頻率合成的方法有多種,具體采用那種方法實現(xiàn),要根據(jù)實際工程需要進行選擇。相位噪聲頻率合成器的關(guān)鍵指標(biāo),是衡量輸出信號相位抖動大小的重要參數(shù)。隨著數(shù)字通信的應(yīng)用越來越廣泛,研制具有低相位噪聲的頻率合成器具有十分重要的意義。
2 工作原理
鎖相式頻率合成技術(shù),是在四十年代初根據(jù)控制理論的線性伺服環(huán)路發(fā)展起來的,它是目前頻率合成器的主流,本文采用該方案進行設(shè)計。在鎖相式頻率合成器中,鎖相環(huán)路相當(dāng)于一窄帶跟蹤濾波器,能很好地選擇所需頻率的信號,抑制雜散分量,且避免了大量使用濾波器,十分有利于集成化和小型化。一個設(shè)計良好的壓控振蕩器具有高的短期頻率穩(wěn)定性,而標(biāo)準(zhǔn)頻率源具有高的長期頻率穩(wěn)定度,鎖相式頻率合成器把這二者結(jié)合在一起,使其合成信號的長期穩(wěn)定度和短期穩(wěn)定度都很高。
構(gòu)成鎖相式整數(shù)頻率合成器的關(guān)鍵部分是鎖相環(huán),它是一個相位誤差控制系統(tǒng),通過比較輸入信號和壓控振蕩器輸出信號之問的相位差,產(chǎn)生誤差控制電壓,調(diào)整壓控振蕩器的頻率,以達到與輸入信號同頻同相。
壓控振蕩器(VCO)是鎖相環(huán)頻率合成系統(tǒng)的重要組成部分,在微波頻率范圍內(nèi)的低頻端,常采用集中元件構(gòu)成振蕩器,基本的振蕩器電路組態(tài)有三種:考畢茲型、哈特萊型及克拉潑型振蕩器??籍吰澬停╝)用一電容器作為調(diào)諧電路中的分壓器,哈特萊型(b)用一抽頭式電感調(diào)諧電路,而克拉潑型振蕩器(c)則相似于考畢茲型,不同的是另外用了一只電容與電感相串連,以改善頻率穩(wěn)定性。加入反饋網(wǎng)絡(luò)的目的,在于增加負(fù)阻電阻值,以獲得最佳功率輸出。
3 設(shè)計方案
本設(shè)計需求是輸出頻率為1600MHz的信號,相位噪聲是需重點關(guān)注的關(guān)鍵指標(biāo)。相位噪聲與環(huán)路帶寬密切相關(guān),環(huán)路帶寬內(nèi)的相位噪聲主要由輸入噪聲決定,而環(huán)路帶寬外的相位噪聲則主要由VCO的相位噪聲決定,環(huán)路帶寬也與鑒相頻率有關(guān),一般不超過鑒相頻率的1/5。要注意倍頻對相位噪聲的影響,倍頻將會造成參考信號相位噪聲的惡化,惡化的程度為20logN,其中N是分頻器的分頻比,也就是鎖相頻率合成器的倍頻數(shù)。
本設(shè)計對VCO相位噪聲要求較高,傳統(tǒng)的三點式振蕩器中,電感一般是相位噪聲提高的制約因素。終端短路結(jié)構(gòu)的CRO器件在自諧振頻率以下可等效為高O值的電感,可用來進行高性能壓控振蕩器的設(shè)計。
本文采用ADI公司的單片集成鎖相環(huán)芯片ADF4113作為鎖相環(huán)電路的鑒相器,通過環(huán)路濾波器和壓控振蕩器電路的設(shè)計,實現(xiàn)了低相噪的頻率合成器。
3.1 壓控振蕩器(VC0)設(shè)計
本設(shè)計中的VC0的結(jié)構(gòu)簡單介紹如下,該電路是在克拉潑電路結(jié)構(gòu)上做一定改動后的西勒振蕩結(jié)構(gòu),該結(jié)構(gòu)由于在電感的兩端并聯(lián)一個電容,更利于調(diào)節(jié)和起振。三極管采用NE68519,在低電源低電流下具有較高的增益。Rl,R2和R3,R4為三極管提供偏置,Ll起到扼流的作用,CI,C2提供反饋回路,CSER與L2,CVAR,Cl,C2提供諧振頻率。CVAR -般采用變?nèi)荻O管實現(xiàn),通過調(diào)節(jié)CVAR兩端的電壓實現(xiàn)頻率調(diào)節(jié)。
圖1為仿真電路,設(shè)計參數(shù)如圖所示,采用ADS2008對上述電路進行仿真,由圖2可知,設(shè)計實現(xiàn)了振蕩功能,壓控電壓為3V時,輸出頻率為1.596GHz,調(diào)試時對電容微調(diào)即可得到需求的1.6GHz。
3.2 環(huán)路濾波器設(shè)計
采用ADI公司的鎖相環(huán)仿真軟件ADIsimPLL進行設(shè)計和仿真,采用四階環(huán)路濾波器設(shè)計,可有效抑制參考雜散。設(shè)計時輸入?yún)⒖碱l率為10MHz,VC0使用ADS仿真的結(jié)果,環(huán)路帶寬可設(shè)置為5KHz,相位余量為45°。
4 實現(xiàn)及測試
根據(jù)以上仿真優(yōu)化結(jié)果,在FR-4介質(zhì)板上制作電路,用Agilent N9030A信號分析儀對設(shè)計的頻率合成器進行測試。通過測試結(jié)果,可以看出,其實現(xiàn)的相位噪聲指標(biāo)較高,達到了-llldBc/Hz@lOkHz,-128dBc/Hz@lOOkHz,-142dBc/Hz@lMHz,滿足設(shè)計要求。
5 結(jié)束語
本文根據(jù)使用需求,通過理論分析進行了低相位噪聲頻率合成器設(shè)計,試驗情況表明,同軸諧振振蕩器(CRO)在自諧振頻率下,比電感具有更高的溫度穩(wěn)定性和更高的0值,采用CRO進行鎖相環(huán)電路中的壓控振蕩器設(shè)計,可實現(xiàn)低相位噪聲的頻率合成器產(chǎn)品。
參考文獻
[1]邱迎鋒,劉光斌,頻率合成技術(shù):歷史、現(xiàn)狀及發(fā)展[J],工業(yè)儀表與自動化裝置,2005(05),12-14.
[2] Dean Banerjee, PLL Performance, Simulation, and Design (4th Edit ion)。2 006.
[3]Lance Lascari, Accurate Phase Noise Prediction in PLL Synthesizers, Applied Microwave&Wireless. PP: 30-38.endprint