錢 純 海南師范大學物理與電子工程學院 571158
?
低功耗AC/DC開關電源的設計
錢 純 海南師范大學物理與電子工程學院 571158
【文章摘要】
隨著我國經(jīng)濟與科技的高速發(fā)展,促進電子產(chǎn)品應用數(shù)量快速增長,同時促進電源管理芯片應用需求量的增加。新時期面對新的機遇和挑戰(zhàn),要加強開關電源的創(chuàng)新設計,改變其體積、重量、功耗、效率等多方面性能,以更廣泛應用于電子設備中。目前低功耗開關電源設備成為應用新形勢,本文將針對低功耗AC/DC開關電源的設計展開探討,結合AC/DC開關電源控制器原理及相關知識進行詳細分析。
【關鍵詞】
低功耗;AC/DC控制器;開關電源;優(yōu)化設計
隨著經(jīng)濟與科技的發(fā)展我國已步入信息化時代,電子設備的應用成為人們生產(chǎn)生活中必不可少的工具,目前電子設備中常見的電源類型主要包括線性電源與開關電源?;陂_關電源自身具有諸多性能優(yōu)勢如體積、功耗、效率等,因此在電子設備中廣泛應用。無論是國際還是國內針對開關電源的應用都是主流趨勢,因此加大對開關電源技術的應用與研究具有重要作用。下面本文將針對低功耗AC/DC開關電源的設計展開探討,結合AC/DC開關電源控制器原理及相關知識進行詳細分析。
開關電源整流電路一般選擇晶體二極管構成橋式電路,保證電路結構簡單,運行效率高。通過圖1可知開關電源原理電路。
開關電源輸出電壓一旦調整,分壓網(wǎng)絡檢測到輸出電壓Vout變化量,將Vout變化量與參考電壓在比較之后放大,再將電壓輸出作為PWM控制模塊輸入信號,以輸入信號大小進行脈沖寬度調節(jié),控制功率開關管的關斷。
當交流變壓通過過橋式電路后直接轉為初步直流電壓,通過DC/DC轉換,得到較穩(wěn)定的直流電壓,其電壓值與所需電壓穩(wěn)定一致。因此,單片AC/DC開關電源設計關鍵在于DC/DC變化控制器設計。變換控制器類型多樣化,但工作原理具有一致性,主要原理為:通過控制電路產(chǎn)生與誤差信號相關的開關信號,進而去控制功率開關管的關斷,通過電感、電容儲能與釋放保證電壓穩(wěn)定。
圖1 開關電源原理電路
通過對國內外開關電源的應用現(xiàn)狀以及電源設計趨勢,設計一款低耗能、高性能AC/ DC電源供應控制器。在芯片系統(tǒng)設計中主要應用PFM模式構建DCM反激電源供應。
通過對芯片的應用環(huán)境分析,以及對芯片設計要求的考慮,基于AC/DC開關電源芯片結構,在進行系統(tǒng)設計中應保證以下功能設計:
(1)節(jié)約成本,除去光耦和次級恒壓控制電路,選擇原邊調整控制技術,即PSR技術;
(2)以負載大小為基礎依據(jù),對恒壓模式進行自動調節(jié),或對恒流模式自動調節(jié),恒壓恒流模塊需達到自動調節(jié)基本功能;
(3)保障電路正常運行,具有VCC欠壓鎖定以及之后功能,VCC開啟電壓為9V,跳出VCC電壓為14.5V;
(4)振蕩器的主要頻率控制在100kHz;
(5)系統(tǒng)內設軟啟動功能,軟啟動時間為6ms;
(6)為避免開關管導通的瞬間因電流使系統(tǒng)運行出現(xiàn)誤差,因此要進行內置前沿隱消電路;
(7)帶隙基準電路要保證為多路輸出,目的在于保障內部不同參考電壓需求。
在此功能與指標的設計基礎上,可確定功能實現(xiàn)要包括不同模塊電路,如振蕩器、過壓保護電路、峰值電路檢測電路等等。主要系統(tǒng)設計圖如下圖2所示。
圖2 芯片系統(tǒng)內部結構圖
通過不同模塊功能的設計,完善芯片系統(tǒng)整體設計。通過振蕩器模塊設計使信號產(chǎn)生穩(wěn)定,并占空比可控信號,主要頻率為100kHz;峰值電流檢測模塊的設計,主要是利用采樣回路電流實現(xiàn)的開關管控制;恒壓/恒流控制模塊設計主要是對功率開關管NPN關斷的控制。通過多模塊之前交叉配合,實現(xiàn)低耗能、高性能開關電源設計。
自上世紀90年代后開關電源的發(fā)展與應用逐漸普及,在帶電子設備中廣泛應用。隨著近幾年經(jīng)濟與科技高速發(fā)展給開關電源提出了更高要求。本文針對AC/DC控制器的開關電源進行設計,以滿足低耗能、高可靠的“綠色”開關電源的設計方向。在今后開關電源設計中應進一步提高電源控制芯片效率,提高集成化程度,實現(xiàn)智能電源控制設計。
【參考文獻】
[1]汪軍,黃健明,駱德漢,田慶兵.一種高效、低功耗開關電源的研究與設計[J].機械與電子,2008,05:23-25.
[2]王海永,李永明,陳弘毅.集成的BiCMOSDC/DC開關電源控制器輸出驅動電器的低功耗設計[J].電子器件,2001,01:1-6.
[3]郝炳賢,吳曉波,陳海.多模式開關電源控制芯片的低功耗設計[J].固體電子學研究與進展,2009,01:126-131.
[4]Chen J J,Hsu J H, Hwang Y S,et al.ADCDC buck converter with load-regulation improvement using dual-path-feedback techniques[J].Analog Integrated Circuits and Signal Processing, 2014,79(1):149-159.
[5]徐平凡,肖文勛,黃少輝.一種新穎開關電源低待機損耗控制電路的設計[J].電力電子技術,2014, 48(2): 87-89.