亚洲免费av电影一区二区三区,日韩爱爱视频,51精品视频一区二区三区,91视频爱爱,日韩欧美在线播放视频,中文字幕少妇AV,亚洲电影中文字幕,久久久久亚洲av成人网址,久久综合视频网站,国产在线不卡免费播放

        ?

        基于FPGA的多通道并行高速采樣研究*

        2015-06-22 15:09:17王銀玲李華聰
        關(guān)鍵詞:信號系統(tǒng)設(shè)計(jì)

        王銀玲,李華聰

        (西北工業(yè)大學(xué)動(dòng)力與能源學(xué)院,陜西西安710072)

        基于FPGA的多通道并行高速采樣研究*

        王銀玲,李華聰

        (西北工業(yè)大學(xué)動(dòng)力與能源學(xué)院,陜西西安710072)

        數(shù)據(jù)采樣精度和采樣速率是A/D轉(zhuǎn)換的重要技術(shù)指標(biāo)。目前受半導(dǎo)體工藝技術(shù)的限制,高采樣精度的A/D芯片一般具有較低的采樣速率。本文提出一種時(shí)間交替ADC采樣技術(shù),通過在時(shí)域上多通道并行交替采樣,使采樣速率達(dá)到原來單片ADC的多倍。最后進(jìn)行多路交替采樣試驗(yàn),結(jié)果驗(yàn)證了該方法的正確性。

        時(shí)間交替采樣;模數(shù)轉(zhuǎn)換;并行處理

        0 引言

        高速數(shù)據(jù)采集廣泛應(yīng)用于雷達(dá)、電子對抗、航空航天、導(dǎo)彈測控、儀器儀表、圖像處理、高性能控制器等領(lǐng)域,是現(xiàn)代電子設(shè)備中的技術(shù)關(guān)鍵。隨著計(jì)算機(jī)、通信和微電子技術(shù)的高速發(fā)展,人們不斷地對數(shù)據(jù)采集的速度和精度提出更高的要求,然而受芯片制造工藝的限制,超高速ADC采樣芯片的特性難以滿足高性能設(shè)備的需求[1]。采用多片高速ADC芯片并行交替采樣,實(shí)現(xiàn)超高速和高精度采樣,是解決此類問題最為有效的方法。本文利用N路高速ADC芯片對一路模擬信號并行交替采樣,然后對各路采樣得到的數(shù)據(jù)依次拼接,使得整個(gè)系統(tǒng)采樣頻率為單塊A/D芯片的N倍,在保持高精度的同時(shí)成倍地提高系統(tǒng)的采樣率,達(dá)到超高速的采樣目的。

        1 高速并行數(shù)據(jù)采集系統(tǒng)結(jié)構(gòu)

        本設(shè)計(jì)首先將一路10 MHz、10 Vpp的高頻模擬信號分別接入兩路12位A/D芯片的輸入接口,然后通過FPGA對兩路A/D芯片分別以50 MHz的速率并行交替采樣10 ms,將轉(zhuǎn)換的采樣數(shù)據(jù)存儲到SDRAM中,存儲的數(shù)據(jù)可以通過串行接口送到上位機(jī)處理,整個(gè)系統(tǒng)硬件結(jié)構(gòu)如圖1所示。

        圖1 采集系統(tǒng)整體模塊框圖

        10 MHz正弦波信號通過信號發(fā)生器產(chǎn)生,該信號的輸出頻率及幅值大小可以根據(jù)實(shí)際需要進(jìn)行調(diào)整。模數(shù)轉(zhuǎn)換芯片采用ADI的AD9226芯片,AD9226是一款單路、12位、65 MS/s模數(shù)轉(zhuǎn)換器,采用單電源供電,內(nèi)置一個(gè)片內(nèi)高性能采樣保持放大器和基準(zhǔn)電壓源。它采用多級差分流水線架構(gòu),數(shù)據(jù)速率達(dá)65 MS/s,在整個(gè)工作溫度范圍內(nèi)保證無失碼[2]。FPGA芯片采用Altera公司所生產(chǎn)的Cyclone IV系列芯片EP4E6F17C8,其具有低成本、低功耗的FPGA系統(tǒng)構(gòu)架;內(nèi)部具有大量嵌入式存儲器和邏輯單元,可以通過NIOS軟件構(gòu)成軟核處理器。本設(shè)計(jì)外部存儲器選擇SDRAM,其型號為HY57V2562GTR,容量為256 Mit(16 M×16 bit),具有16 bit總線。本設(shè)計(jì)通過NIOS可以生成EP4E6F17C8與外部存儲器的接口,包括有SDR、DDR、DDR2等。

        一路模擬信號同時(shí)輸入至兩路A/D轉(zhuǎn)換芯片輸入端,為了使信號相位相同,可以通過PCB的等長走線來實(shí)現(xiàn)。由于本設(shè)計(jì)A/D轉(zhuǎn)換要求輸入電壓在1~3 V之間,所以需要將信號發(fā)生器的±5 V信號進(jìn)行調(diào)理。AD8065放大器為電壓反饋型放大器,提供FET輸入,工作噪聲極低(7.0 nV/Hz和0.6 fA/Hz),輸入阻抗較高,帶寬為145 MHz,適合各種應(yīng)用[3]。VREF為AD9226輸出+2.5 V參考電壓,通過NE5532二級運(yùn)放構(gòu)成增益為-1的電壓跟隨,最終輸出-2.5 V的參考電壓,參考電壓通過AD8065進(jìn)行差分運(yùn)算。增益調(diào)理電路如圖2所示,通過運(yùn)算放大器AD8065將交流信號調(diào)理至1~3 V送至模數(shù)轉(zhuǎn)換芯片的輸入端。

        圖2 增益調(diào)理電路

        模數(shù)轉(zhuǎn)換芯片選擇AD9226,本設(shè)計(jì)采用SSOP封裝形式,AD9226的D0~D11引腳為模數(shù)轉(zhuǎn)換的數(shù)字輸出量,當(dāng)時(shí)鐘信號送至AD9226的1腳時(shí),將觸發(fā)一次模數(shù)轉(zhuǎn)換,在模數(shù)轉(zhuǎn)換中D0~D10為數(shù)據(jù)位,而D11為符號位,OTR為模數(shù)轉(zhuǎn)換的溢出標(biāo)志。由于A/D轉(zhuǎn)換的電路比較簡單,這里就不列舉,詳細(xì)內(nèi)容請參閱其數(shù)據(jù)手冊。

        整個(gè)系統(tǒng)采用FPGA控制,與相對順序操作的單片機(jī)或者ARM控制相比,其具有無法比擬的優(yōu)勢。FPGA采用的是并行處理的可編程邏輯器件,通過FPGA實(shí)現(xiàn)數(shù)據(jù)的高速采樣、讀取、存儲及處理等操作。EP4CE6F17C8的外部時(shí)鐘源為50 MHz,可以通過PLL進(jìn)行倍頻。由于FPGA內(nèi)部沒有程序存儲單元,所以需要外部擴(kuò)展,本設(shè)計(jì)采用M25P16(或EPCS16),其實(shí)質(zhì)是一個(gè)容量為16 Mbit的串行Flash芯片,這對于存儲FPGA中的程序綽綽有余,同時(shí)還可以存儲軟核NIOS II的應(yīng)用程序。

        在本設(shè)計(jì)中,F(xiàn)PGA與A/D轉(zhuǎn)換模塊接口、存儲器模塊接口以及PLL時(shí)鐘信號都可以通過開發(fā)軟件Quartus在SoPC(System on a Programmable Chip)中建立。SoPC用可編程邏輯技術(shù)把整個(gè)系統(tǒng)放到一塊硅片上,用于嵌入式系統(tǒng)的研究和電子信息處理,是一種特殊的嵌入式系統(tǒng)。它是片上系統(tǒng)(SoC),即由單個(gè)芯片完成整個(gè)系統(tǒng)的主要邏輯功能,但它又不是簡單的SoC,它具有靈活的設(shè)計(jì)方式,可裁減、可擴(kuò)充、可升級,并具備軟硬件在系統(tǒng)可編程的功能。通過Quartus軟件在SoPC上建立的軟核如圖3所示,PLL為鎖相環(huán),輸出C0~C3四路時(shí)鐘信號,C0作為軟核kernel的時(shí)鐘源。由于SDRAM要求時(shí)鐘頻率為100 MHz,而FPGA外部時(shí)鐘信號為50 MHz,所以需要對C1進(jìn)行2倍頻。C2和C3為兩路A/D采樣的時(shí)鐘信號,由于相位相差180度,可以通過時(shí)鐘相位偏移設(shè)置,本文在C3的輸出信號線上加入一個(gè)非門,來實(shí)現(xiàn)兩路時(shí)鐘信號的180度相位偏轉(zhuǎn),用邏輯分析儀采集的兩路時(shí)鐘信號相位波形如圖4所示。AD1_DB[11..0]和AD2_DB[11..0]將外部兩路A/D采樣轉(zhuǎn)換后的數(shù)據(jù)輸入FPGA。

        圖3 通過SoPC建立軟核控制器

        圖4 邏輯分析儀采集兩路時(shí)鐘信號相位

        兩路A/D采樣精度為12 bit,同時(shí)以50 MHz的速率交替采樣,則數(shù)據(jù)量將達(dá)到1.2 Gb/s,這個(gè)數(shù)據(jù)量是相當(dāng)大的,目前計(jì)算機(jī)普通數(shù)據(jù)傳輸速率遠(yuǎn)達(dá)不到此要求。所以本設(shè)計(jì)以微秒為單位,只采集有限個(gè)點(diǎn)的數(shù)據(jù),將采集的數(shù)據(jù)暫存入SDRAM中。兩路A/D轉(zhuǎn)換有嚴(yán)格的時(shí)序關(guān)系,由圖3可知AD2的采樣時(shí)鐘信號比AD1的延遲180度,為了保持信號嚴(yán)格時(shí)序,系統(tǒng)在讀取AD1當(dāng)前采樣數(shù)據(jù)的同時(shí),讀取前一次AD2的采樣數(shù)據(jù),而數(shù)據(jù)存儲格式為AD1_DB[11..0]+AD2_DB[11..0]共計(jì)24位,低位存AD1的數(shù)據(jù),高位存AD2的數(shù)據(jù)(由于各通道采樣時(shí)間間隔為20 ns,而相位相差180度,所以在數(shù)據(jù)采集過程中沒有包含時(shí)間量)。等到采樣結(jié)束后,將采集的數(shù)據(jù)轉(zhuǎn)換為字符串,通過串行接口送至上位機(jī)進(jìn)行分析處理。整個(gè)軟件通過NIOS調(diào)用Quartus軟核,其中A/D采樣及SDRAM的讀寫比較簡單,這里就不做詳細(xì)介紹,而串行接口的讀寫可以參考相應(yīng)的例程資料。

        2 實(shí)驗(yàn)數(shù)據(jù)分析及結(jié)論

        為了驗(yàn)證實(shí)驗(yàn)的有效性,通過信號發(fā)生器在系統(tǒng)的輸入端輸入一個(gè)10 Vpp、10 MHz的正弦信號,系統(tǒng)對該信號連續(xù)采樣1 000組數(shù)據(jù)存入SDRAM,然后將數(shù)據(jù)通過串口發(fā)送至上位機(jī)。得到的兩路數(shù)據(jù)最終以Excel數(shù)據(jù)格式存儲。隨機(jī)提取連續(xù)的100組采樣數(shù)據(jù),通過MATLAB對數(shù)據(jù)進(jìn)行處理,將數(shù)據(jù)轉(zhuǎn)換成連續(xù)的點(diǎn)。各通道采樣點(diǎn)的連線與整合后的采樣點(diǎn)連線如圖5所示,MATLAB數(shù)據(jù)處理程序如下:

        x1=caiyang1(:,1);

        y1=caiyang1(:,2)/2048*5;

        subplot(3,1,1);

        title(′一通道采樣點(diǎn)連線′);

        line(x1,y1,′Marker′,′+′);

        grid on;

        x2=caiyang2(:,1);

        y2=caiyang2(:,2)/2048*5;

        subplot(3,1,2);

        title(′二通道采樣點(diǎn)連線′);

        line(x2,y2,′Marker′,′*′)

        grid on;

        x3=honghe(:,1);

        y3=honghe(:,2)/2048*5;

        subplot(3,1,3)

        title(′整合后采樣點(diǎn)連線′);

        line(x3,y3,′Marker′,′.′)

        grid on;

        圖5 整合前后數(shù)據(jù)曲線

        通過圖5可知,整合后的交替高速數(shù)據(jù)采集系統(tǒng)的采樣精度有了大幅提高。所以,采用時(shí)間交替技術(shù)的并行數(shù)據(jù)采集系統(tǒng),能在保證采樣精度的情況下最大限度地提高采樣速度。在超高速數(shù)據(jù)采集系統(tǒng)的構(gòu)建上提出了一種新的解決方法,使得超高速數(shù)據(jù)采集成為可能,對超高速儀器儀表的研究發(fā)展具有重大的借鑒意義。

        [1]李玉生.超高速并行采樣模擬/數(shù)字轉(zhuǎn)換的研究[D].合肥:中國科學(xué)技術(shù)大學(xué),2007.

        [2]ANALOG DEVICE.AD9226 DATA SHEET(Revision.0)[Z]. 2000.

        [3]ANALOG DEVICE.AD8065/AD8066數(shù)據(jù)手冊(Revision.J)[Z].2010.

        High-speed samp ling of parallel multi-channel based on FPGA

        Wang Yinling,Li Huacong
        (School of Power and Energy,Northwestern Polytechnic University,Xi′an 710072,China)

        Data sampling precision and sampling rate are important technical indicators for A/D conversion.At present,because of the limited of semiconductor process technology,high sampling accuracy A/D chips generally have a lower sampling rate.This paper presentsa timealternately ADCsampling techniques.By the time domainmulti-channelparallelalternate sampling,sampling rate is improved to a multiple of the original single-chip ADC.Finally,multiple alternate sampling test results verify the correctness of the method.

        time alternate sampling;analog to digital conversion;parallel processing

        TP274

        A

        1674-7720(2015)09-0037-03

        2014-12-14)

        王銀玲(1979-),通信作者,女,在讀博士,講師,主要研究方向:智能化信號檢測與故障診斷。E-mail:wangyin_ling@163.com。

        四川省教育廳項(xiàng)目(14ZB0118)

        李華聰(1962-),男,教授,博導(dǎo),主要研究方向:航空動(dòng)力控制裝置及控制系統(tǒng)設(shè)計(jì)與仿真技術(shù)、航空油泵設(shè)計(jì)技術(shù)、先進(jìn)控制理論與應(yīng)用、沖壓發(fā)動(dòng)機(jī)控制與試驗(yàn)技術(shù)。

        猜你喜歡
        信號系統(tǒng)設(shè)計(jì)
        Smartflower POP 一體式光伏系統(tǒng)
        信號
        鴨綠江(2021年35期)2021-04-19 12:24:18
        WJ-700無人機(jī)系統(tǒng)
        ZC系列無人機(jī)遙感系統(tǒng)
        北京測繪(2020年12期)2020-12-29 01:33:58
        完形填空二則
        瞞天過?!律O(shè)計(jì)萌到家
        基于FPGA的多功能信號發(fā)生器的設(shè)計(jì)
        電子制作(2018年11期)2018-08-04 03:25:42
        連通與提升系統(tǒng)的最后一塊拼圖 Audiolab 傲立 M-DAC mini
        設(shè)計(jì)秀
        海峽姐妹(2017年7期)2017-07-31 19:08:17
        有種設(shè)計(jì)叫而專
        Coco薇(2017年5期)2017-06-05 08:53:16
        久久精品国产热| 久久中文骚妇内射| 曰本无码人妻丰满熟妇啪啪| 富婆如狼似虎找黑人老外| 久久精品国产亚洲AV古装片| 亚洲综合久久中文字幕专区一区| 伦伦影院午夜理论片| 最近最新中文字幕| 久久精品国产免费观看99| 开心激情网,开心五月天| 在线免费观看一区二区| 国产精品免费观看久久| 国产午夜精品福利久久| 东京热日本道免费高清| 女人18片毛片60分钟| 国产精品igao视频网| 国产精品亚洲片夜色在线| 日产精品毛片av一区二区三区| 欧美熟妇另类久久久久久多毛 | 精品人妻一区二区三区av| 国产99一区二区三区四区| 欧美性猛交xxxx乱大交3| 国产短视频精品区第一页| 成年男女免费视频网站点播| 婷婷色综合视频在线观看| 亚洲精品久久久久久动漫| 成人免费无码视频在线网站| 小池里奈第一部av在线观看| 吃奶呻吟打开双腿做受视频 | 成人性生交大片免费看96| 亚洲夜夜骑| 日本一区二区三区精品不卡| 免费a级毛片无码a∨蜜芽试看| 1000部夫妻午夜免费| www.av在线.com| 最新国产女主播在线观看| 女人让男人桶爽30分钟| 国产艳妇av在线出轨| 少妇太爽高潮在线播放| 国产乱对白刺激视频| 久久ri精品高清一区二区三区|