亚洲免费av电影一区二区三区,日韩爱爱视频,51精品视频一区二区三区,91视频爱爱,日韩欧美在线播放视频,中文字幕少妇AV,亚洲电影中文字幕,久久久久亚洲av成人网址,久久综合视频网站,国产在线不卡免费播放

        ?

        基于Verilog的多路相干DDS信號(hào)源設(shè)計(jì)

        2014-05-12 03:14:46孟秉林吳柯銳劉杏娟
        山西電子技術(shù) 2014年2期
        關(guān)鍵詞:累加器信號(hào)源代碼

        孟秉林,吳柯銳,劉杏娟

        (1.中北大學(xué)儀器科學(xué)與動(dòng)態(tài)測(cè)試教育部重點(diǎn)實(shí)驗(yàn)室,山西太原030051;2.空軍駐山西地區(qū)軍事代表室,山西太原030024)

        實(shí)現(xiàn)信號(hào)源的多路同步輸出且各路間擁有固定的相位關(guān)系,在雷達(dá)、通信等多領(lǐng)域有著重要的應(yīng)用[1]。為了實(shí)現(xiàn)此功能,大多數(shù)設(shè)計(jì)是利用單片機(jī)控制多個(gè)專用DDS芯片,實(shí)現(xiàn)多信號(hào)同步輸出,如圖1所示。但是由于采用分立的專用DDS芯片,各芯片參數(shù)很難做到完全相同,參數(shù)的差異會(huì)造成輸出信號(hào)頻率和相位不同[2,3]。因此,盡管各DDS芯片采用同一頻率字,各個(gè)輸出信號(hào)頻率也難以完全相同。同樣,由于參數(shù)的不一致,波形之間的相位也難以做到同步準(zhǔn)確可調(diào),更重要的是各個(gè)信號(hào)通道間頻率差異的累積效應(yīng)可能會(huì)導(dǎo)致同步失敗。由于這些原因,要實(shí)現(xiàn)多路同步輸出且各路信號(hào)間成相干關(guān)系必須采用另外的系統(tǒng)。本文給出了一種基于FPGA的3路相干信號(hào)源設(shè)計(jì)方案。

        圖1 通用多路同步信號(hào)源

        1 DDS基本原理

        DDS(Direct Digital Synthesizer)的實(shí)質(zhì)是對(duì)相位進(jìn)行可控等間隔的采樣。一個(gè)DDS信號(hào)發(fā)生器是由:相位累加器、正弦查找表(波形Rom表)、數(shù)模轉(zhuǎn)換器以及模擬低通濾波器(LPF)組成[4],原理框圖如圖2所示。

        圖2 DDS原理示意圖

        DDS系統(tǒng)的核心是相位累加器。相位累加器在參考時(shí)鐘信號(hào)的控制下產(chǎn)生讀取Rom表數(shù)據(jù)的地址值,隨后通過查表變換,讀出相應(yīng)地址的信號(hào)波形的數(shù)字幅度值序列,再由數(shù)模變換器將代表波形幅度的數(shù)字序列轉(zhuǎn)化為模擬電平,最后經(jīng)由低通濾波器濾除高頻分量使波形平滑。

        2 基于FPGA的3路同步輸出DDS工作原理

        3路同步相干DDS信號(hào)源工作原理如圖3所示。

        圖3 3路相干DDS原理示意

        所有的部分都在統(tǒng)一時(shí)鐘的控制下保證了各路信號(hào)的同步輸出;各頻率輸入為同一控制字,使得各信號(hào)間有很好的同頻性;不同的相位輸入決定了各路間固定的相位差,滿足了相干性要求。在FPGA里面做到的是D/A轉(zhuǎn)換器之前的部分。3路信號(hào)結(jié)構(gòu)相同,每一路的電路結(jié)構(gòu)如圖4所示。

        圖4 DDS電路結(jié)構(gòu)圖

        3 電路設(shè)計(jì)

        3.1 電路總體接口

        本系統(tǒng)采用Verilog語言編程,綜合工具為Quartusii,仿真工具為Modelsim。

        電路接口有 clk,rst_n,K1,K2,K3,phase1,phase2,phase3,d_out1,d_out2,d_out3,其中 clk 為系統(tǒng)時(shí)鐘,rst_n 為復(fù)位信號(hào)低電平異步復(fù)位,K1,K2,K3為頻率控制字輸入(本系統(tǒng)為同一輸入),phase1,phase2,phase3為3路相位輸入,d_out1,d_out2,d_out3 為3 路輸出。

        3.2 源程序代碼代碼

        頂層模塊代碼如下所示,

        頂層模塊的RTL Viewer如圖5所示。

        圖5 頂層模塊的RTL Viewer

        相位累加器模塊代碼如下所示。

        波形ROM表利用Quartus ii軟件的插件管理程序Megawizard plug—in manager獲得,對(duì)于波形數(shù)據(jù)mif文件的獲得這里使用了專用軟件Guagle_Wave。

        4 仿真與分析

        仿真測(cè)試文件代碼如下。

        3路相干輸出DDS的仿真結(jié)果如圖6所示。途中豎線為相位跳變處,從此之后各路信號(hào)保持了良好的相干性,由此可見滿足了設(shè)計(jì)要求。本設(shè)計(jì)只需改變各路的相位控制字就可實(shí)現(xiàn)各路之間的相位調(diào)整。本設(shè)計(jì)運(yùn)用Verilog語言結(jié)合DDS原理和FPGA器件,實(shí)現(xiàn)了多路相干信號(hào)源設(shè)計(jì),相位連續(xù)可調(diào),且易于調(diào)節(jié)。

        圖6 3路相干輸出DDS的仿真結(jié)果

        [1]李國(guó)勇,謝克明.控制系統(tǒng)數(shù)字仿真與CAD[M].北京:電子工業(yè)出版社,2003.

        [2]張駿凌,張玉興.直接數(shù)字頻率合成器中的相位噪聲分析[J].電子科技大學(xué)學(xué)報(bào),1999(1):24-27.

        [3]夏宇聞.Verilog數(shù)字系統(tǒng)設(shè)計(jì)教程[M].北京:北京航空航天大學(xué)出版社,2003.

        [4]張厥盛,曹麗娜.鎖相與頻率合成技術(shù)[M].成都:電子科技大學(xué)出版社,1995.

        猜你喜歡
        累加器信號(hào)源代碼
        一種基于可編程邏輯器件的多功能信號(hào)源設(shè)計(jì)
        格上身份基簡(jiǎn)短關(guān)聯(lián)環(huán)簽名及其電子投票應(yīng)用
        無線電工程(2024年5期)2024-07-20 00:00:00
        密碼累加器研究進(jìn)展及應(yīng)用
        創(chuàng)世代碼
        創(chuàng)世代碼
        創(chuàng)世代碼
        創(chuàng)世代碼
        聚焦4K視頻播放展望未來信號(hào)源發(fā)展
        基于霍夫變換的工位點(diǎn)識(shí)別算法設(shè)計(jì)與實(shí)現(xiàn)
        發(fā)射機(jī)信號(hào)源的自動(dòng)處理和控制系統(tǒng)
        亚洲一区中文字幕一区| 国产精品福利视频一区| 好爽…又高潮了毛片免费看| 黑人巨大精品欧美在线观看| 精品国产麻豆免费人成网站| 亚洲高清在线免费视频| 妺妺窝人体色www聚色窝| 99久久久无码国产精品免费砚床 | 美女爽好多水快进来视频| 免费黄网站永久地址进入| 懂色av一区二区三区尤物| 中文字幕aⅴ人妻一区二区| 99精品视频在线观看| 亚洲AV日韩Av无码久久| 国产免费人成视频在线观看播放播 | 无码伊人久久大蕉中文无码| 国内偷拍精品一区二区| 日日摸夜夜添夜夜添高潮喷水 | 毛片免费在线播放| 亚洲精品综合在线影院| 视频女同久久久一区二区| 国产精品二区一区二区aⅴ污介绍 少妇伦子伦情品无吗 | 69精品国产乱码久久久| 国产精品a免费一区久久电影 | 亚洲看片lutube在线观看| 亚洲中文无码久久精品1| 午夜精品一区二区三区av免费| 亚洲av日韩一卡二卡| 帮老师解开蕾丝奶罩吸乳网站| 免费无码av片在线观看| 亚洲免费av电影一区二区三区| 日韩精品一区二区在线视| 久久红精品一区二区三区| 国产成人午夜无码电影在线观看 | 中文字幕五月久久婷热| 国产一区二区三区精品毛片| 久久精品中文字幕女同免费| 国产h视频在线观看| 成人免费ā片在线观看| 国产老妇伦国产熟女老妇高清| 琪琪av一区二区三区|