亚洲免费av电影一区二区三区,日韩爱爱视频,51精品视频一区二区三区,91视频爱爱,日韩欧美在线播放视频,中文字幕少妇AV,亚洲电影中文字幕,久久久久亚洲av成人网址,久久综合视频网站,国产在线不卡免费播放

        ?

        基于FPGA 的高速長線陣CCD驅(qū)動電路

        2014-01-21 00:52:56秦遠洋周堂興許武軍禹素萍
        電子設(shè)計工程 2014年21期
        關(guān)鍵詞:信號設(shè)計

        秦遠洋,范 紅,周堂興,許武軍,禹素萍

        (東華大學(xué) 信息科學(xué)與技術(shù)學(xué)院,上海 201620)

        高速長線陣CCD(電荷耦合器)具有低功耗,小體積,高精度等優(yōu)勢,廣泛應(yīng)用于航天退掃系統(tǒng)中的圖像數(shù)據(jù)采集[1]。而CCD驅(qū)動電路設(shè)計是CCD正常工作的關(guān)鍵問題之一,CCD驅(qū)動信號時序是一組相位要求嚴(yán)格的脈沖信號,只有時序信號和CCD良好配合,才能充分發(fā)揮CCD的光電轉(zhuǎn)換特性[2]。目前CCD驅(qū)動電路主要有以下4種方法:IC驅(qū)動法,EPROM驅(qū)動法[3]。單片機驅(qū)動法以及可編程邏輯器件驅(qū)動法[5]。前3種方法存在著靈活性差,精度低,可調(diào)試性差等特點,本文研究的基于FPGA(現(xiàn)場可編程門陣列)的驅(qū)動電路設(shè)計方法具有集成度高,可靠性好,調(diào)試性好等特點,非常適合高速線陣CCD驅(qū)動電路的設(shè)計[6]。

        1 IL-P4線陣CCD原理

        IL-P4是DALSA公司生產(chǎn)的高速線陣CCD產(chǎn)品,具有8192個感光象元,像敏單元尺寸為 7 μm×7 μm,像元總長為57.3 mm。雙路奇偶輸出,最高工作頻率為40 MHz。

        1.1 IL-P4的基本結(jié)構(gòu)和工作原理

        IL-P4為典型的埋溝道型二相線陣CCD[4]。他由4 241×2個PN結(jié)光電二極管構(gòu)成,其中前面的13×2個PN結(jié)用作隔離和后面的32×2個PN結(jié)用作屏蔽而被遮蔽的。中間的8 192個光電二極管是曝光像敏單元。光敏元的兩側(cè)是用作存儲光生電荷的轉(zhuǎn)移柵。轉(zhuǎn)移柵的兩側(cè)為CCD模擬移位寄存器,它的有效像素單元(8 192像元)分奇,偶兩列轉(zhuǎn)移并分別由OS1,OS2端口輸出。

        1.2 IL-P4驅(qū)動時序分析

        IL-P4正常工作時需要五路驅(qū)動時序,分別是兩相時鐘信號CR1,CR2、轉(zhuǎn)移脈沖信號TCK、像元復(fù)位信號RST、最后像元讀出信號CRLAST。各相位之間必須滿足嚴(yán)格的時序要求,才能保證CCD正常工作,各時序的相位關(guān)系如圖1。這里需要強調(diào)的是TCK與CR1和CR2的關(guān)系,當(dāng)TCK為高電平時,CR1和CR2也需要同步變?yōu)楦唠娖?,并且CR1脈沖必須比TCK提前上升,延遲下降t7時間,CR1脈沖提前上升意味著移位寄存器中接收電荷包形成,有利于電荷轉(zhuǎn)移,CR1脈沖延遲下降能使存儲柵和移位寄存器隔離,防止CR1的移位寄存器中的電荷倒回原勢阱中,并且當(dāng)TCK為高電平期間,RST必須保持低電平,表1為圖1中各脈沖之間應(yīng)滿足的相位間隔值。

        圖1 驅(qū)動信號時序要求圖Fig.1 The driving signal timing diagram

        表1 IL-P4的相位間隔值Tab.1 The phase separation value of IL-P4

        2 CCD驅(qū)動電路設(shè)計

        2.1 驅(qū)動電路硬件設(shè)計

        本設(shè)計中采用Intersil公司的EL7457作為系統(tǒng)的管腳驅(qū)動芯片,EL7457是一款高速的四路驅(qū)動芯片,單路最高能夠提供2A的驅(qū)動電流,其時鐘頻率最高能達到40 MHz,完全能夠滿足本設(shè)計中的要求,IL-P4管教驅(qū)動的峰值電流如式(1)所示

        其中Cpin為管腳等效電容,Vswing為驅(qū)動信號上升沿擺幅,trising為驅(qū)動信號上升沿時間,Ipeak管腳驅(qū)動的峰值電流。

        IL-P4-8192B的管腳驅(qū)動電壓和峰值電流分別如表2和表3所示。

        表2 IL-P4的管腳驅(qū)動電壓Tab.2 Pin driving voltage of IL-P4

        2.2 驅(qū)動時序信號設(shè)計

        IL-P4的最高工作頻率可達40 MHz,根據(jù)需求選取的工作頻率為30 MHz。根據(jù)表1中IL-P4各路脈沖時序相位間隔值要求,可以確定CCD基本驅(qū)動信號 CR1、CR2、TCK、RST、CRLAST的參數(shù)。各路脈沖技術(shù)指標(biāo)如下:CR1=CRLAST=~CR2=30 MHz,占空比為 1:1,方波;TCK=7.24K,脈沖寬度為 200 ns,低電平寬度為 138 μs,方波;RST=30 MHz,占空比為1:4,方波。

        表3 IL-P4的管腳驅(qū)動電流Tab.3 Pin driving current of IL-P4

        用Verilog HDL語言作為開發(fā)語言,軟件平臺則是Xilinx公司的ISE13.4?;谏鲜鰧︱?qū)動時序的分析,綜合考慮各信號的脈沖寬度,選用50 MHz的外部晶振作為輸入時鐘,通過Spartan 3E的DCM模塊倍頻到120 MHz,作為整個系統(tǒng)的基準(zhǔn)時鐘。利用計數(shù)分頻的設(shè)計方法來實現(xiàn)驅(qū)動電路。Clk_base為經(jīng)過DCM模塊后的120 MHz基準(zhǔn)時鐘,通過時鐘上升沿觸發(fā)計數(shù),cnt_div4為計數(shù)變量,該變量為兩位二進制變量,計數(shù)溢出時會自動歸零,因此通過判斷cnt_div4的值,實現(xiàn)頻率30 MHz,占空比為1:4的RST驅(qū)動信號的生成,以及頻率為30 MHz,占空比為1:1的CR1,CR2驅(qū)動信號的生成,在硬件電路上,CRLAST與CR1通過一個50歐姆的電阻相連,因此FPGA只需要輸出CR1即可,cnt_pix為像元計數(shù)變量,結(jié)合驅(qū)動時序要求,TCK高電平持續(xù)時間為6個像元輸出時間,即200 ns,由此即實現(xiàn)了CCD工作所需要的五路驅(qū)動時序信號的產(chǎn)生。

        3 仿真與實測結(jié)果

        3.1仿 真

        使用驗證工具ISIM來進行功能驗證。經(jīng)過仿真得出的時序圖如圖2。根據(jù)仿真波形得出圖2中各參數(shù)的值如下:

        t3=33.3 ns、t6=200 ns、t7=22 ns、t8=14 ns、t10=6.66 ns。 各參數(shù)均在表1的取值范圍內(nèi)。所以仿真結(jié)果滿足CCD的驅(qū)動時序要求

        圖2 驅(qū)動時序仿真圖Fig.2 Simulation chart of driving signal

        3.2 實測結(jié)果

        圖3 為使用TEK公司的數(shù)字示波器所觀察到的FPGA產(chǎn)生的驅(qū)動時序,信號2為轉(zhuǎn)移脈沖信號(TCK),信號1為像元復(fù)位信號(RST),信號 4為 CR1,信號 3為 CR2,由圖 3可以看到,在轉(zhuǎn)移脈沖信號高電平階段,像元復(fù)位信號置低,CR1以及CR2分別保持原狀態(tài),并且CR1脈沖比TCK提前上升,延遲下降,有利于電荷轉(zhuǎn)移,以及防止CR1的移位寄存器中的電荷倒回原勢阱中。

        結(jié)果表明運用基于Verilog HDL的分頻器產(chǎn)生CCD工作需要的時序信號方案的可行性和正確定,并且該方案基于FPGA,具有精度高,速度快,可靠性好以及便于調(diào)試的特點。

        圖3 實測驅(qū)動信號波形圖Fig.3 Test waveform of driving signal

        4 結(jié) 論

        高速長線陣CCD(電荷耦合器)具有低功耗,小體積,高精度等優(yōu)勢,廣泛應(yīng)用于航天退掃系統(tǒng)中的圖像數(shù)據(jù)采集。由軟件仿真和示波器測試結(jié)果可得出,驅(qū)動電路輸出信號的相位關(guān)系和脈寬滿足時序設(shè)計要求,波形較好。該方案充分發(fā)揮了FPGA的可編程的特點,采用Verilog HDL描述的分頻器設(shè)計的驅(qū)動電路性能穩(wěn)定,速度快,可靠性好,結(jié)構(gòu)簡單,相對于傳統(tǒng)的驅(qū)動電路,該方案極大地簡化了驅(qū)動電路結(jié)構(gòu)和設(shè)計過程。

        [1]梁忠望.線陣CCD數(shù)據(jù)采集電路研究[D].湖南:湖南大學(xué)碩士學(xué)位論文,2010.

        [2]江孝國,楊興林,李洪,等.大幅度CCD輸出信號降噪的相關(guān)雙取樣電路[J].信息與電子工程,2012,10(3):363-367.JIANG Xiao-guo,YANG Xing-lin,LI Hong,et al.Correlated double sampling circuit for noise reduction of CCD output signal with large amplitude[J].Information and Electronic Engineer,2010,3(10):363-367.

        [3]WU Shi.CCD Performance Model and Noise Control[R].shanghai:IEEE,2011.

        [4]DALSA.IL-P4 Image Sensors datasheet[EB/OL].Canada:DALSA,2013[2013.07.14].http://www.teledynedalsa.com/

        [5]徐波.基于FPGA的線陣CCD驅(qū)動控制技術(shù)研究 [D].長春:長春理工大學(xué),2011:12-67

        [6]梁冰.高速線陣CCD圖像采集系統(tǒng)的設(shè)計[D].合肥:合肥工業(yè)大學(xué),2010:23-74.

        猜你喜歡
        信號設(shè)計
        信號
        鴨綠江(2021年35期)2021-04-19 12:24:18
        完形填空二則
        何為設(shè)計的守護之道?
        《豐收的喜悅展示設(shè)計》
        流行色(2020年1期)2020-04-28 11:16:38
        孩子停止長個的信號
        瞞天過?!律O(shè)計萌到家
        設(shè)計秀
        海峽姐妹(2017年7期)2017-07-31 19:08:17
        有種設(shè)計叫而專
        Coco薇(2017年5期)2017-06-05 08:53:16
        基于LabVIEW的力加載信號采集與PID控制
        一種基于極大似然估計的信號盲抽取算法
        一本一道久久综合狠狠老| 精品精品国产三级av在线| 亚洲av成人一区二区三区本码 | 精品一区二区三区四区少妇| 四虎在线中文字幕一区| 日韩精品人妻久久久一二三| 精品亚洲一区二区三区在线观看| 国产亚洲欧美日韩综合综合二区| 一区二区三区国产偷拍| 五月天中文字幕日韩在线| 精品亚洲成a人片在线观看| 在线欧美不卡| 日本高清二区视频久二区| 久久精品免费中文字幕| 亚洲色大成网站www久久九| 亚洲电影中文字幕| 视频一区二区三区国产| 天天躁日日躁狠狠躁欧美老妇小说| 亚洲va中文字幕无码久久不卡| 精品三级久久久久久久| 成人激情视频在线手机观看| 又嫩又硬又黄又爽的视频| 狠狠噜天天噜日日噜| 国产天堂av手机在线| 男女男精品视频网站免费看| 欧美粗大猛烈老熟妇| 色综合久久精品中文字幕| 人妻丰满熟妇一二三区| 久久久亚洲欧洲日产国码aⅴ| 女同久久精品国产99国产精品| 亚洲精品综合在线影院| 天堂av网手机线上天堂| 在线成人一区二区| 久久国产亚洲AV无码麻豆| 一本到亚洲av日韩av在线天堂 | 护士人妻hd中文字幕| 国产精品99久久久久久猫咪 | 视频一区二区三区黄色| 特黄特色的大片观看免费视频| JIZZJIZZ国产| 五月婷婷开心五月播五月|