亚洲免费av电影一区二区三区,日韩爱爱视频,51精品视频一区二区三区,91视频爱爱,日韩欧美在线播放视频,中文字幕少妇AV,亚洲电影中文字幕,久久久久亚洲av成人网址,久久综合视频网站,国产在线不卡免费播放

        ?

        雷達(dá)通用信號處理平臺的構(gòu)建

        2013-02-20 12:25:43飛,徐
        機(jī)電設(shè)備 2013年6期
        關(guān)鍵詞:實時性信號處理雷達(dá)

        高 飛,徐 光

        雷達(dá)通用信號處理平臺的構(gòu)建

        高 飛,徐 光

        現(xiàn)代雷達(dá)信號處理平臺的顯著特點是輸入數(shù)據(jù)多,工作模式復(fù)雜,信息處理量大。在實時信號處理系統(tǒng)中,雷達(dá)信號處理系統(tǒng)要同時進(jìn)行高速數(shù)據(jù)分配、處理和大量數(shù)據(jù)交換。隨大規(guī)模集成電路技術(shù)、高速串行處理及各種先進(jìn)算法的飛速發(fā)展,特別是DSP與FPGA相關(guān)技術(shù)的發(fā)展,DSP+FPGA架構(gòu)已成為解決這些問題的最佳方案。

        雷達(dá)信號處理平臺;數(shù)字信號處理;現(xiàn)場可編程門陣列

        0 引言

        信號數(shù)據(jù)采集所要求的高速、高精度、多通道、大容量數(shù)據(jù)采集系統(tǒng)應(yīng)用在雷達(dá)、聲納、通信、地震預(yù)報、航空航天等領(lǐng)域都體現(xiàn)出實時性強(qiáng)、數(shù)據(jù)率高、數(shù)據(jù)量大、處理復(fù)雜和運(yùn)算量大的特點。

        DSP是一種指令集結(jié)構(gòu)處理器,可根據(jù)指令系統(tǒng)來實現(xiàn)各種算法,其豐富的I/O資源有利于通訊、控制功能的實現(xiàn)。而FPGA屬于現(xiàn)場可編程器件,設(shè)計方便、靈活,易于監(jiān)測,能在板級間反復(fù)迅速的修改內(nèi)部邏輯,實現(xiàn)系統(tǒng)的重構(gòu)。這種系統(tǒng)結(jié)構(gòu)靈活、實時性強(qiáng)、成本較低,能滿足雷達(dá)信號處理通用性的要求。

        1 DSP在雷達(dá)信號處理中的應(yīng)用

        DSP具備高速、靈活、可靠、可編程、低功耗、接口豐富、處理速度快和實時型好等特點。雷達(dá)信號處理系統(tǒng)主要技術(shù)包括數(shù)據(jù)重采樣、參數(shù)估計、自適應(yīng)濾波、恒虛警處理、脈沖壓縮、自適應(yīng)波束形成和旁瓣對消等,通常需要完成大量具有高度重復(fù)性的實時計算。DSP正是可利用自身特有的硬件結(jié)構(gòu),完成FFT、FIR、復(fù)數(shù)相加、相關(guān)、三角函數(shù)以及矩陣運(yùn)算等數(shù)字信號處理。因此,在雷達(dá)數(shù)字信號處理算法實現(xiàn)上DSP是非常合適的。

        2 FPGA在雷達(dá)信號處理中的應(yīng)用

        在高速數(shù)據(jù)采集方面,F(xiàn)PGA有很大優(yōu)勢,F(xiàn)PGA的時鐘頻率高,內(nèi)部時延小,全部控制邏輯均可由硬件完成,F(xiàn)PGA作為控制器的同時也作為數(shù)據(jù)通道,可對數(shù)據(jù)進(jìn)行分配、預(yù)處理和扮演協(xié)處理器角色。而且FPGA集成度高、體積小、功耗低,可集采集控制、緩沖、處理和傳輸于一個芯片內(nèi),編程配置靈活,開發(fā)周期短,系統(tǒng)簡單,而且較易移植到雷達(dá)系統(tǒng)中,并且可以降低成本。因此,F(xiàn)PGA可作為核心控制電路。

        3 雷達(dá)通用信號處理平臺的構(gòu)建

        從DSP和FPGA的角度出發(fā),首先解決芯片的選型。在DSP信號處理模塊,對該單元的選型要求為:該單元的性能是決定并行處理系統(tǒng)的最基本因素,高性能的處理單元可提高系統(tǒng)的性能,減少體積和功耗,降低結(jié)構(gòu)復(fù)雜性和提高軟件的可維護(hù)性。

        MPC8640D信號處理模塊是PowerPC系列高性能雙核處理器,采用AMC子卡結(jié)構(gòu)的通用信號處理模塊。內(nèi)核最高時鐘1000 MHz,具備靈活的I/O接口,其中串行RapidIO可配置為1X或者4X。串行RapidIO符合RapidIO互聯(lián)標(biāo)準(zhǔn),版本1.2。支持I/O和消息傳輸邏輯規(guī)范,支持8-和16-比特傳輸層規(guī)范。支持1X/4X LP-串行物理層規(guī)范。MPC8640D信號處理模塊可靈活配制為Host或者Endpoint,與RapidIO交換板方便的組建RapidIO系統(tǒng)。最高能實現(xiàn)4X3. 125G的數(shù)據(jù)傳輸能力。在雷達(dá)信號處理平臺上集成4塊MPC8640D,將會帶來很強(qiáng)的信號處理能力。

        在軟件層面, Workbench和ICE可實現(xiàn)對MPC8640D代碼的開發(fā)和調(diào)試,通過在MPC8640D信號處理模塊上運(yùn)行Vxworks實時操作系統(tǒng)以提供對串行RapidIO的應(yīng)用支持。

        在FPGA選型方面,需求的FPGA功能模塊須滿足雷達(dá)回波信號處理以及DSP接口和其他對外接口邏輯設(shè)計。同時,還需要FPGA能完成與計算機(jī)、DSP以及數(shù)模轉(zhuǎn)化器的通訊功能。

        FPGA選用XILINX的virtex-5系列XC5VSX95T。與通用計算機(jī)采用RS-232串行通訊接口,與DSP通過高速串行RapidIO實現(xiàn)互連。XILINX的virtex-5系列采用第五代高級硅片組合模塊列式結(jié)構(gòu),包含有LX、LXT、SXT、TXT和FXT五種截然不同的平臺,具有先進(jìn)的高速串行連接功能和鏈路/事務(wù)層功能。多達(dá)330,000個邏輯單元,多達(dá)六個時鐘管理模塊,且在性能方面具有高達(dá)800Mb/s的HSTL和SSTL(在所有的單端I/O上)并且據(jù)高達(dá)1.25Gb/s的LVDS(在所有的差分I/O對上)。

        由此設(shè)計的高性能DSP+大規(guī)模FPGA架構(gòu)的信號處理平臺具有高度并行、數(shù)據(jù)吞吐量大及實時性高的特點,而且具有以下優(yōu)點:

        1)軟硬功能的重新劃分及軟硬協(xié)同。對于一個算法,用硬件實現(xiàn)的特點是速度快、實時性強(qiáng),但硬件設(shè)計較為復(fù)雜、靈活性差、精度較受限制。此平臺可在速度與精度要求上達(dá)到平衡。

        2)對外具有豐富的接口,既可當(dāng)作一塊獨(dú)立的板卡使用,也可在相應(yīng)的高速機(jī)箱上作為標(biāo)準(zhǔn)卡使用;同時,其豐富的底層軟件庫,可提供良好的二次開發(fā)空間。

        3)設(shè)計的通用化信號處理模塊,可根據(jù)不同的要求,通過軟件自由修改參數(shù),方便使用。

        4)高速串行互連技術(shù)的成熟,解決了多年來一直困擾系統(tǒng)發(fā)展的帶寬不足問題,用串行通道取代并行總線已成為趨勢,且其優(yōu)勢顯而易見。

        4 結(jié)語

        1)雷達(dá)信號處理是雷達(dá)系統(tǒng)的一個重要組成部分,合適平臺的構(gòu)建可使雷達(dá)系統(tǒng)完成各項復(fù)雜的工作。

        2)基于高性能DSP和大規(guī)模FPGA的處理平臺實時能力更強(qiáng),結(jié)構(gòu)可重構(gòu)性更強(qiáng),對雷達(dá)信號處理算法的適應(yīng)能力更強(qiáng),且工作更為穩(wěn)定可靠。

        [1] 杜子妮. 基于 DSP-FPGA 的通用數(shù)字處理模塊的設(shè)計[J]. 雷達(dá)與對抗, 2006(4): 19-21.

        [2] 李悅麗, 周智敏, 薛國義. 一種基于DSP和FPGA的雷達(dá)信號處理機(jī)設(shè)計[J]. 現(xiàn)代雷達(dá), 2004, 26(10):32-35.

        [3] 梁 麗. 基于FPGA的雷達(dá)通用信號處理系統(tǒng)設(shè)計[D].南京: 南京理工大學(xué), 2006.

        [4] 巴頓 D K. 雷達(dá)系統(tǒng)分析[M]. 陳方林, 譯. 北京: 國防工業(yè)出版社, 1985.

        [5] 張光義. 相控陣?yán)走_(dá)系統(tǒng)[M]. 北京: 國防工業(yè)出版社, 2000.

        Design of Radar General Signal Processing Platform

        GAO Fei, XU Guang

        The distinguishing features of modern radar signal processing platform are more input data, complex operating mode and large amount of information processing. In a real-time signal processing system, the radar signal processing system needs simultaneously carry out high-speed data distribution, processing and exchange of large amounts of data. With the rapid development of LSI technology, high-speed serial processing and variety of advanced algorithms, particularly the development of the related technologies of DSP and FPGA, DSP + FPGA architecture has become the best solution to solve these problems.

        radar signal processing platform; DSP; FPGA

        TN95

        A

        高飛(1985-),男,工程師。研究方向:通用信號處理。

        猜你喜歡
        實時性信號處理雷達(dá)
        有雷達(dá)
        大自然探索(2023年7期)2023-08-15 00:48:21
        基于規(guī)則實時性的端云動態(tài)分配方法研究
        雷達(dá)
        《信號處理》征稿簡則
        信號處理(2018年5期)2018-08-20 06:16:02
        《信號處理》第九屆編委會
        信號處理(2018年5期)2018-08-20 06:16:00
        《信號處理》征稿簡則
        信號處理(2018年8期)2018-07-25 12:25:42
        《信號處理》第九屆編委會
        信號處理(2018年8期)2018-07-25 12:24:56
        基于虛擬局域網(wǎng)的智能變電站通信網(wǎng)絡(luò)實時性仿真
        航空電子AFDX與AVB傳輸實時性抗干擾對比
        基于空時二維隨機(jī)輻射場的彈載雷達(dá)前視成像
        性大毛片视频| 91久久精品一二三区色| 三级国产高清在线观看| 亚洲欧美v国产一区二区| 女厕厕露p撒尿八个少妇| 亚洲成人观看| 午夜少妇高潮免费视频| 日本熟女人妻一区二区| 毛片无码国产| 爱a久久片| 喷潮出白浆视频在线观看| 精品视频一区二区三区日本| 蜜臀av无码人妻精品| 精品国精品国产自在久国产应用| 日本嗯啊在线观看| 女同恋性吃奶舌吻完整版| 日本一区二区在线播放| 国产偷国产偷亚洲清高| 亚洲国产一区二区三区在观看| 国产91精品一区二区麻豆亚洲| 国产精品精品自在线拍| 成年女人永久免费看片| 蜜臀av国内精品久久久人妻| 一本一道久久综合久久| 国产精品 人妻互换| 一本一道波多野结衣av中文| 内射中出后入内射极品女神视频| 亚洲综合极品美女av| 少妇做爰免费视频网站| 精品国产一区二区三区久久女人| 街拍丝袜美腿美女一区| 亚洲国产一二三精品无码| 久久久久国色av∨免费看| 久青青草视频手机在线免费观看| 国产一区二区长腿丝袜高跟鞋| 欧美黑人xxxx又粗又长| 日韩欧美国产丝袜视频| 81久久免费精品国产色夜| 艳妇臀荡乳欲伦69调教视频| 黄色毛片在线看| 国内精品国产三级国产avx|