摘要:為了給某些雷達(dá)信號處理算法的研究提供一種有效驗(yàn)證手段,設(shè)計(jì)此款雷達(dá)信號模擬器。系統(tǒng)基于DSP+FPGA+DDS架構(gòu):以DSP為核心,將AD9957作為基本目標(biāo)信號產(chǎn)生器,在DSP的控制下FPGA產(chǎn)生基帶數(shù)據(jù)提供給上變頻芯片AD9957,完成中頻模擬信號的產(chǎn)生。該模擬器創(chuàng)新地利用基于乘法器的迭代算法模擬多種類型雷達(dá)回波信號,特別適合產(chǎn)生大時(shí)寬信號。這種架構(gòu)在產(chǎn)生多目標(biāo),和差信號方面比傳統(tǒng)方法更節(jié)省硬件資源。結(jié)果表明,該系統(tǒng)集成度高,可擴(kuò)展性強(qiáng),數(shù)據(jù)產(chǎn)生方法高效。
關(guān)鍵詞:模擬器;回波信號;線性調(diào)頻信號;DDS
中圖分類號:TN955-34文獻(xiàn)標(biāo)識碼:A文章編號:1004-373X(2012)12-0126-04