摘要:NI公司以PXIe硬件系統(tǒng)為基礎(chǔ)的LabVIEW FPGA模塊可以達(dá)到嚴(yán)格實(shí)時(shí)性的要求,采用此系統(tǒng)可以實(shí)現(xiàn)雷達(dá)接收系統(tǒng)的硬件仿真。實(shí)驗(yàn)結(jié)合雷達(dá)數(shù)據(jù)傳輸過(guò)程嚴(yán)格的時(shí)間計(jì)算,重點(diǎn)介紹了LabVIEW FPGA模塊FIFO的工作原理及其深度的設(shè)定方法,詳細(xì)說(shuō)明了LabVIEW FPGA的數(shù)據(jù)控制、傳輸過(guò)程,并采用特殊的數(shù)據(jù)源,仿真了雷達(dá)系統(tǒng)并檢驗(yàn)了數(shù)據(jù)傳輸?shù)倪^(guò)程,實(shí)驗(yàn)結(jié)果達(dá)到了預(yù)期目的,證實(shí)了實(shí)驗(yàn)方法的正確性。
關(guān)鍵詞:雷達(dá)系統(tǒng);FIFO緩存;脈沖信號(hào);實(shí)時(shí)性
中圖分類(lèi)號(hào):TN958—34 文獻(xiàn)標(biāo)識(shí)碼:A 文章編號(hào):1004 373X(2012)15—0001—03