摘要:針對二-十進(jìn)制(BCD)數(shù)據(jù)相互轉(zhuǎn)換的FPGA實(shí)現(xiàn)目標(biāo),基于模塊層次化的設(shè)計思想,提出了一種高效、易于重構(gòu)的可逆轉(zhuǎn)碼器設(shè)計方案。并在FPGA(Altera DE2)開發(fā)板上成功進(jìn)行了12 b可逆轉(zhuǎn)碼器的設(shè)計驗證,實(shí)驗結(jié)果表明該轉(zhuǎn)碼器通過端口參數(shù)配置就可以完全實(shí)現(xiàn)不同位數(shù)的二-十進(jìn)制(BCD)數(shù)據(jù)間的相互轉(zhuǎn)換。
關(guān)鍵詞:二-十進(jìn)制(BCD); 可逆轉(zhuǎn)碼器; FPGA; 邏輯單元; TPD
中圖分類號:TN47-34; TP302文獻(xiàn)標(biāo)識碼:A文章編號:1004-373X(2012)23-0175-03