亚洲免费av电影一区二区三区,日韩爱爱视频,51精品视频一区二区三区,91视频爱爱,日韩欧美在线播放视频,中文字幕少妇AV,亚洲电影中文字幕,久久久久亚洲av成人网址,久久综合视频网站,国产在线不卡免费播放

        ?

        低壓CMOS帶隙基準電壓源設計

        2010-04-12 00:00:00寧江華王基石楊發(fā)順
        現(xiàn)代電子技術 2010年7期

        摘 要:基準源是模擬集成電路中的基本單元之一,它在高精度ADC,DAC,SoC等電路中起著重要作用,基準源的精度直接控制著這些電路的精度。闡述一個基于帶隙基準結構的Sub-1 V、低功耗、低溫度系數(shù)、高電源抑制比的CMOS基準電壓源。并基于CSMC 0.5 μm Double Poly Mix Process對電路進行了仿真,得到理想的設計結果。

        關鍵詞:CMOS基準電壓源; 低功耗; Sub-1 V; 高電源抑制比

        中圖分類號:TM13 文獻標識碼:A

        文章編號:1004-373X(2010)07-0115-03

        Design of Low Voltage CMOS Bandgap Voltage Reference

        NING Jiang-hua1, WANG Ji-shi1, YANG Fa-shun1,2, DING Zhao1,2

        (1. College of Science, Guizhou University, Guiyang 550025, China;

        2. Guizhou Provincial Key Lab. for Micro-Nano-Electronics and Software, Guiyang 550025, China)

        Abstract:Voltage reference is a basic cell of analog integrated circuits. It performs an important role in many analog ICs whose precision is controlled by the precision of these cells, such as ADC, DAC, SOC and so on. A CMOS voltage reference circuit with Sub-1 V output voltage, low power consumption, low temperature coefficient and high PSRR is introduced. The simulation for the circuit was performed based on the CSMC 0.5 μm double poly mix process. The ideal design results were gained.

        Keywords:CMOS voltage reference; low power consumption; Sub-1 V; high PSRR

        0 引 言

        基準電壓源廣泛應用于電源調(diào)節(jié)器、A/D和D/A轉(zhuǎn)換器、數(shù)據(jù)采集系統(tǒng),以及各種測量設備中。近年來,隨著微電子技術的迅速發(fā)展,低壓低功耗已成為當今電路設計的重要標準之一。比如,在一些使用電池的系統(tǒng)中,要求電源電壓在3 V以下。因此, 作為電源調(diào)節(jié)器、A/D和D/A轉(zhuǎn)換器等電路核心功能模塊之一的電壓基準源,必然要求在低電源電壓下工作。

        在傳統(tǒng)的帶隙基準源設計中[1,2],輸出電壓常在1.25 V左右,這就限制了最小電源電壓。另一方面,共集電極的寄生BJT和運算放大器的共模輸入電壓,也限制了PTAT電流生成環(huán)路的低壓設計。近年來,一些文獻力圖解決這方面的問題[3-5] 。歸納起來,前一問題可以通過合適的電阻分壓來實現(xiàn)[6,7];第二個問題可以通過BiCMOS 工藝來實現(xiàn)[8],或通過低閾值電壓的MOS 器件來實現(xiàn)[3,9],但工藝上的難度以及設計成本將上升。

        基于上面的考慮, 本文首先對傳統(tǒng)的帶隙電壓源原理進行分析,然后提出了一種比較廉價且性能較高的低壓帶隙基準電壓源,采用電流反饋、一級溫度補償技術設計了低壓CMOS帶隙基準源電路,使其電路能工作在較低的電壓下。本文介紹這種帶隙電壓基準源的設計原理,給出了電路的仿真結果,并對結果進行了分析。并基于CSMC 0.5 μm Double Poly Mix Process對電路進行了仿真,得到理想的結果。

        1 低壓COMS基準電壓源設計

        1.1 傳統(tǒng)的帶隙基準源[1,10]

        圖1為帶隙基準電壓源的原理示意圖。雙極性晶體管的基極-發(fā)射極電壓VBE,具有負的溫度系數(shù),其溫度系數(shù)一般為-2.2 mV/K。而熱電壓VT具有正的溫度系數(shù),其溫度系數(shù)在室溫下為+0.085 V/K[1]。將VT乘以常數(shù)K并和VBE相加就得到輸出電壓VREF:

        VREF=VBE+KVT

        (1)

        將式(1)對溫度T微分并代入VBE和VT的溫度系數(shù)可求得K,它使VREF的溫度系數(shù)在理論上為零。VBE受電源電壓變化的影響很小,因而帶隙基準電壓的輸出電壓受電源的影響也很小。

        圖2是典型的CMOS帶隙電壓基準源電路。兩個PNP管Q1,Q2的基極-發(fā)射極電壓差ΔVBE:

        ΔVBE=VBE2-VBE1=VTln(J2/J1)

        (2)

        式中:J1和J2是流過Q1和Q2的電流密度。運算放大器的作用使電路處于深度負反饋狀態(tài),使得節(jié)點1和節(jié)點2的電壓相等。即:

        VBE2=I1R1+VBE1

        (3)

        ΔVBE=VBE2-VBE1=I1R1

        (4)

        圖1 帶隙基準源原理示意圖

        圖2 典型的CMOS帶隙電壓基準源

        由圖2可得:

        VBE=VBE2+I2R2

        (5)

        通過M1和M2的鏡像作用,使得I1和I2相等,結合式(4)和式(5)可得:

        VREF=VBE2+ΔVBER2R1

        =VBE2+VTR2R1lnJ2J1

        =VBE2+VTR2R1A1A2

        (6)

        式中:A1和A2是Q1和Q2的發(fā)射極面積。比較式(5)和式(1),可得常數(shù)K為:

        K=VTR2R1lnA1A2

        (7)

        在實際設計中,K值即為式(7)表示。

        傳統(tǒng)帶隙基準源結構能輸出比較精確的電壓,但其電源電壓較高(大于3 V),且基準輸出范圍有限(1.2 V以上)。要在1.8 V以下的電源電壓得到1.2 V以下的精確基準電壓,就必須對基準源結構上進行改進和提高。

        1.2 低壓COMS基準電壓源的電路設計

        本設計基于CSMC-0.5 μm-CMOS工藝(NMOS的閾值電壓為0.536 V,PMOS的閾值電壓為-0.736 V),采用一級溫度補償、電流反饋技術設計的低壓帶隙基準源電路如圖3所示。低壓帶隙基準源的電流不僅用于提供基準輸出所需的電流,也用于產(chǎn)生差分放大器所需的電流源偏置電壓,簡化了電路和版圖設計。

        為了與CMOS標準工藝兼容,電路中PNP的e,b,c區(qū)分別采用P+,N-well,P-sub集電極接地[1]。Q2和Q1的發(fā)射極面積比為8∶1,流過Q1和Q2的電流相等,這樣ΔVBE等于VTln 8。流過電阻R1的電流與熱力學溫度成正比。三路鏡像電流源使得流過P2,P3,P4的電流相等(I1=I2=I3)。

        I1=VTln NR1+VBER3

        圖3 整體電路圖

        輸出電壓VREF為:

        VREF=I1R4=VTR4ln NR1+VBER4R3

        =R4R3R3R1(ln N)VT+VBE

        電路中的溫度補償系數(shù)K為:

        K=R3R1ln 8

        通過調(diào)節(jié)R4的值,可以調(diào)節(jié)輸出電壓VREF的大小。在電源電壓變化時,P2,P3,P4的漏源電壓值保持不變,與電源電壓無關,其柵極電壓由運放調(diào)節(jié)。為了降低電路的復雜度,應用電流反饋原理,運放采用簡單的一階運放,由于VDD的變化多于GND的變化,故運放的輸入采用NMOS的差分對結構。因為整個電路在低壓下工作,故整個電路設計的重點是要保證低壓下運放的正常工作。

        由于帶隙基準源存在兩個電路平衡點,即零點和正常工作點。當基準源工作在零點時,節(jié)點1、2的電壓等于零,基準源沒有電流產(chǎn)生。固需要設計一個啟動電路,避免基準源工作在平衡零點。本設計的啟動電路由N5、N6和P7構成。當電路工作在零點時,N6管導通,迅速提高節(jié)點1、2的電壓,產(chǎn)生基準電流,節(jié)點1的電壓通過P7和N5組成的反相器,使N6管完全截止,節(jié)點1、2的電壓回落在穩(wěn)定的工作點上,基準源開始正常工作。

        電路的器件參數(shù)如表1所示,P2,P3,P4管的尺寸較大,是為了降低電路中的1/f噪聲。電流鏡的負載管P5,P6和差分對管N1,N2的寬長比較大,以抑制電路的熱噪聲。由于電路中的電阻值較大,故在工藝中用阱電阻實現(xiàn)。電容C0有助于電路的穩(wěn)定,同時還可以減小于運放的寬度,有助于降低噪聲的影響。

        2 仿真與結果分析

        在Cadence設計平臺下的Spectre仿真器中基于CSMC 0.5 μm CMOS工藝模型對電路進行了仿真。

        得到電路的溫度特性曲線、直流電源抑制特性曲線、交流PSRR特性曲線、啟動時間曲線如圖4所示。各項仿真結果參數(shù)如表2所示。

        表1 電路的器件參數(shù)

        componentvaluescomponentvaluescomponentvaluescomponentvalues

        P112.4 μm/1 μmP610 μm/1.5 μmN410 μm/2 μmC020 pF

        P212.4 μm/1 μmP72 μm/18 μmN518 μm/2 μmR15.006 kΩ

        P312.4 μm/1 μmN118 μm/3 μmN62 μm/10 μmR255 kΩ

        P412.4 μm/1 μmN218 μm/3 μmQ15 μm×5 μmR355 kΩ

        P510 μm/1.5 μmN310 μm/2 μmQ240 μm×5 μmR427.5 kΩ

        表2 仿真結果參數(shù)表

        電源電壓 /V

        工作溫度 /℃

        溫度系數(shù) /ppm/ ℃

        交流 PSRR /dB

        電源抑制特性/mV/V

        功耗 /μW

        1.6~4-10~+130-8.034 516

        (22.257~130 ℃)

        -72.31~-70.62

        (0~1 kHz)0.315 287257.64

        圖4 仿真結果

        3 結 語

        在應用典型CMOS電壓基準源的基礎上,綜合一級溫度補償、電流補償技術,設計了帶隙電壓基準源電路。該帶隙基準源電路的電源工作范圍為1.6~4 V,工作溫度為-10~+130 ℃,基準輸出電壓VREF為(650.5±0.5)mV,溫度系數(shù)可低至2.0 ppm/℃,電源抑制比為-70 dB。仿真結果證明了設計的正確性。

        參考文獻

        [1][美]畢查德#8226;拉扎維. 模擬CMOS集成電路設計[M]. 西安:西安交通大學出版社,2003.

        [2]ABO A M, GRAY P R. A 1.52 V 10-bit 14.3-MS/s CMOS pipeline analog-to-digital converter[J]. IEEE Sol. Sta. Circ., 1999, 34(5): 651-657.

        [3]MEHR I, SINGER L. A 55 mW 10-bit 40 M sample/s nyquist-rate CMOS ADC[J]. IEEE Sol. Sta. Circ., 2000, 35(3): 318-325.

        [4]Tao Z, KERAMAT M. A 10-bit 1002 MS/s 50 mW CMOS A/D converter[C]. USA: Int. Symp. Circ. and Syst. 2002.

        [5]TESCH B J, Pratt P M, BACRANIA K, et al. 14-b 125 M SPS digital-to-analog converter and bandgap voltage refe-rence in 0.5μm CMOS[C]. USA: Proc. of the IEEE 1999 ISCAA ′99, 1999.

        [6]BANBA H, Shiga H, MMEZAWA A, et al. A CMOS bandgap reference circuit with sub-1-V operation[J]. IEEE Journal of Solid-state Circuits, 1999, 34(5): 670-674.

        [7]LEUNG N K, MOK P K T. A Sub-1-V 15 ppm/℃ CMOS bandgap voltage reference without requiring low threshold voltage Device [J]. IEEE Journal of Solid-state Circuits, 2002, 37(4): 526-530.

        [8]RAZAVI B. Design of analog CMOS integrated circuits[M]. Boston: McGraw Hill, 2000.

        [9]ANNEMA A J. Low-power bandgap reference featuring DTMO ST′s[J]. IEEE Journal of Solid-state Circuits, 1999, 34(7): 949-955.

        [10]BANBA H, SHIGA H, MMEZAWA A, et al. A CMOS bandgap reference circuit with sub-1-V operation[J]. IEEE Journal of Solid-state Circuits, 1999, 34(5): 670-674.

        少妇人妻偷人精品免费视频| 福利利视频在线观看免费| 无码专区人妻系列日韩精品| 水蜜桃精品一二三| 亚洲国产成人久久一区www妖精| 日本高清一区二区三区视频| 东风日产车是不是国产的| 亚洲av一二三四区四色婷婷| 国产美女遭强高潮网站| 国产精品久久久久久久久久影院| 国产成人精品久久二区二区91| 亚洲午夜成人精品无码色欲| 精品香蕉久久久午夜福利| 国产精品日日摸夜夜添夜夜添| 一区二区精品天堂亚洲av| 久久久国产精品va麻豆| 拍摄av现场失控高潮数次| 最新国产美女一区二区三区| 久久日本视频在线观看| 九九久久99综合一区二区| 久久香蕉国产精品一区二区三| 久青青草视频手机在线免费观看| 天堂蜜桃视频在线观看| 日射精情感性色视频| 福利一区二区三区视频午夜观看 | av天堂手机一区在线| 人人妻人人澡人人爽精品日本 | 久久韩国漫画无删减漫画歪歪漫画| 91色婷婷成人精品亚洲| 日本av一级片免费看| 国产精品毛片一区二区 | 日韩中文字幕一区二区二区 | av色一区二区三区精品| 亚洲精品乱码久久久久久蜜桃不卡 | 国产肉体xxxx裸体784大胆| 久久免费视频国产| 亚洲综合网中文字幕在线| 日本边添边摸边做边爱| 亚洲熟妇无码av另类vr影视| 永久免费毛片在线播放| 人妻少妇满足中文字幕|