黃軍友 呂 強(qiáng) 李煥玲
摘要:提出基于ADSP—TS101的信號(hào)處理系統(tǒng),引入信號(hào)完整性分析,通過(guò)對(duì)敷模混合部分,高密度(HD)電路及系統(tǒng)時(shí)鐘的設(shè)計(jì),從布局、布線等方面研究了高速數(shù)字電路硬件設(shè)計(jì)的幾個(gè)關(guān)鍵技術(shù),較好地解決了系統(tǒng)中主處理器在較高工作頻率下穩(wěn)定工作的問(wèn)題,提菏了系統(tǒng)性能。通過(guò)仿真結(jié)果基本達(dá)到設(shè)計(jì)要求。