詹小杏
隨著半導(dǎo)體技術(shù)和計(jì)算機(jī)技術(shù)的高速發(fā)展,使得現(xiàn)代電子系統(tǒng)的設(shè)計(jì)思路和方法都發(fā)生深刻變化,電子系統(tǒng)設(shè)計(jì)的復(fù)雜程度也越來越高。而EDA(E1ectronicDesign Automation電子設(shè)汁自動(dòng)化)技術(shù)給今天的電子設(shè)計(jì)提供了強(qiáng)有力的工具。由于其獨(dú)特的設(shè)計(jì)方法改變了傳統(tǒng)設(shè)計(jì)思路,減輕了設(shè)計(jì)難度,增加設(shè)計(jì)的自由度和靈活性,提高效率,減少設(shè)計(jì)周期。使設(shè)計(jì)的電子產(chǎn)品體積縮小、成本下降、功耗降低、性能提高。所以,EDA^技術(shù)已成為現(xiàn)代電子設(shè)計(jì)的重要丁具,也是電子設(shè)計(jì)者必須掌握的…門先進(jìn)技術(shù)。因此,各類大、中專學(xué)校紛紛開設(shè)此類課程,廣大電子愛好者也開始積極學(xué)習(xí)。他們都迫切需要學(xué)習(xí)EDA技術(shù)的實(shí)驗(yàn)工具。可是市場(chǎng)上此類設(shè)備價(jià)格昂貴,不一定適合自己教學(xué)和學(xué)習(xí)需要,而且由于CPLD/PPCA可編程邏輯器件更新?lián)Q代很快,容易被淘汰而浪費(fèi)資源。為此,筆者設(shè)計(jì)制作了一套EDA實(shí)驗(yàn)/開發(fā)系統(tǒng)。系統(tǒng)基本組成如圖1。